Universidad Politecnica Salesiana

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 3

UNIVERSIDAD POLITECNICA SALESIANA

Sede: Quito

Campus: Sur

Carrera: Mecatrónica

Nombre: Eddy Jeancovy Morillo Zhunio

Asignatura: Microprocesadores y sistemas embebidos.

Grupo: N-1

Tema: Tarea 4

STM32F103x8, STM32F103xB

Figure 1. STM32F103xx performance line block diagram:


TRACECLK
TRACED[0:3] TPIU Trace
as AS pbu s Controlle r POWER
Trace/trig
NJTRST SW/JTAG V DD = 2 to 3.6V
JTDI VOLT. REG.
VSS
flash obl
Ibu s 3.3V TO 1.8V
JTCK/S WCLK Cortex-M3 CPU Inte rface Flash 128 KB
JTMS/SWDIO
JTDO 64 bit @VDD
Fmax : 7 2M Hz Dbus
as AF
BusM atrix

SRAM
NVIC Syst em
20 KB @VDD

PCLK1 OSC_IN
PLL & XTAL OSC OSC_OUT
GP DMA PCLK2
CLOCK 4-16 MHz
7 channels HCLK MANAGT
AHB:Fmax=48/72 MHz

FCLK

RC 8 MHz
IWDG
RC 40 kHz
@VDDA
Stand by
@VDDA interface
SUPPLY VBAT
NRST SUPERVISION
@VBAT
VDDA POR / PDR Rst OSC32_IN
VSSA XTAL 32 kHz
AHB2 AHB2 OSC32_OUT
PVD Int
APB2 APB 1 Back up
RTC TAMPER-RTC
reg
EXTI AWU
80AF
WAKEUP Backu p interf ace

PA[ 15:0] GPIOA


TIM2 4 Chann els

PB[ 15:0] GPIOB


TIM3 4 Chann els

PC[15:0] GPIOC
TIM 4 4 Chann els
PD[15:0] GPIOD
RX,TX, CTS, RTS,
USART2 CK, SmartCard as AF
PE[15:0] GPIOE
RX,TX, CTS, RTS,
USART3
CK, SmartCard as AF

SPI2 MOSI,MISO,SCK,NSS
4 Chann els as AF
3 co mpl. Chann els
TIM1
ETR and BKIN I2C1 SCL,SDA,SMBA
MOSI,SO, as AF
SCK,NSS as AF SPI1
I2C2 SCL,SDA
as AF
RX,TX, CTS, RTS,
Smart Card as AF USART1 bxCAN
USBDP/CAN_TX
@VDDA USBDM/CAN_RX
USB 2.0 FS
16AF 12bit ADC1 IF
VREF+
SRAM 512B
VREF- 12bi t ADC2 IF

WW DG
Temp sensor

ai14390d
UNIVERSIDAD POLITECNICA SALESIANA
VDD: Tensión positiva de alimentación

Sensor de temperatura:

Son unos pequeños dispositivos que nos permiten medir la temperatura y la humedad.

Canales:

Conecciones de canals abiertas para uso de la nano tarjeta

SRAM:

Memoria estática de acceso aleatorio


UNIVERSIDAD POLITECNICA SALESIANA

Bibliografía:
 https://www.ariat-tech.com/datasheet/95/SI8382PS-IU.pdf

También podría gustarte