Fase 1 - Nazly Guarin
Fase 1 - Nazly Guarin
Fase 1 - Nazly Guarin
Grupo: 243004_52
Tutor:
JORGE ANDRÉS GIRÓN CRUZ
1
La actividad consiste en:
Estudiante 1
a. 542 a Hexadecimal
b. 118 a Binario
2
0.79999923706055 ×16=12(C)+ 0.79998779296875
7 B.4 CCCCCCCCC
d. 246,111 a Binario
11110110.0001110001
Estudiante 1
a. – 22 con 8 bits.
22/2=11 con resto0
11/2=5 con resto1
3
5/2=2 con resto1
2/2=1 con resto 0
1/2=0 con resto 1
1 0110=22 binario
(−22 )=10110=00010110=11101010
b. – 49 con 8 bits.
110001=49 binario
3. Sea la siguiente función Booleana (Secciones 2.3 y 2.4 del libro de Muñoz):
Estudiante 1
A B C D X
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 0
6 0 1 1 0 1
4
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 1
10 1 0 1 0 0
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 1
5
c. Construir el esquemático de la función simplificada para el Producto de Sumas.
6
por estos sensores active (1) una señal cuando falle sólo uno de los grupos, otra
cuando fallen dos o más grupos.
a) Encuentre una tabla de verdad que modele el funcionamiento del circuito. Esta tabla
tendrá tres entradas (una por cada sensor) y dos salidas (una cuando que indica
cuando falla un grupo y otra para indicar cuando está fallando más de un grupo).
b) Simplifique dicha tabla de verdad usando mapas de Karnaugh y encuentre las
expresiones de las dos salidas.
c) Implemente en VHDL las expresiones usando el software EDA Playground y por
medio de la simulación verificar el correcto funcionamiento de su circuito. En el
informe debe incluir una impresión de pantalla de la descripción en VHDL y la
simulación.
5. Sea la siguiente función Booleana, en donde los primeros términos son los min
términos (m) y los segundos (d) son condiciones libres (Sección 2.4.3):
Estudiante 1
F ( A , B ,C , D )=∑ ( 0 ,1 , 2 , 4 , 7 , 9 , 13)+ ∑ (5 , 6 , 8 ,10)
d
A B C D X
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 X
6 0 1 1 0 X
7 0 1 1 1 1
7
8 1 0 0 0 X
9 1 0 0 1 1
10 1 0 1 0 X
11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 0
8
ADVERTENCIA: Todas las implementaciones en VHDL se deben hacer utilizando el
software EDA Playground. La implementación se debe evidenciar en el informe con la
impresión de pantalla de la descripción de VHDL. La impresión de pantalla debe seguir
las indicaciones dadas en el Anexo 1 - Lineamientos para Entrega de Documento de lo
contrario el aporte NO se considerará válido.
Atención: Para usar el software EDA Playground, ingresar al siguiente enlace
https://www.edaplayground.com/, para más detalles del cómo realizar el registro e iniciar
en el software revisar Entorno de Aprendizaje>Momento intermedio>Componente
práctico-Unidad 4-Fase 4-Práctica simulada