Exposicion Mosfet
Exposicion Mosfet
Exposicion Mosfet
Integrantes:
FAMILIAS LOGICAS
Una familia lgica es un grupo de dispositivos digitales que
comparten una tecnologa comn de fabricacin y tienen
estandarizadas sus caractersticas de entrada y salidas, es
decir, son compatibles entre s.
Caractersticas:
Tipos
Familias bipolares.- Emplean transistores bipolares (BJT),
resistencias y diodos, es decir, dispositivos de unin. Las
familias
bipolares
ECL.
CMOS.
ms
menos
fijos.
Difieren
una
de otras
en
las
Diodo-Transistor (DTL).
Transistor-Transistor (TTL).
La Familia MOS:
La familia PMOS
est anticuada
en la actualidad. En cuanto a la
(Complementary
Metal
Oxide
Semiconductor
cual
complejos.
se
desarrollan
funciones
circuitos digitales
ms
ESCALAS DE INTEGRACIN EN
CMOS. Los circuitos electrnicos se pueden integrar en una pastilla para formar circuitos ms complejos,
ahorrando espacio y tiempo de diseo. Segn el numero de puertas integradas se clasifican:
SSI (Small Scale Integration) Pequea Escala de Integracin (de hasta 12) puertas
MSI (Medium Scale Integration) Media Escala de Integracin (de 12 a 100)puertas
LSI (Large Scale Integration) Gran Escala de Integracin (N < 1 000)
VLSI (Very Large Scale Integration) Muy Gran Escala de Integracin entran los cktos con mas de 1
000)puertas
ULSI (Ultra Large Scale Integration) Escala de Integracin elevadsima se trata de cktos de 10 000
puertas)
WSI (Wafer Scale of Integration). Escala de integracin a nivel de puerta. Se trata de millones de puertas. Es el nivel
ms alto de integracin y se realiza en las etapas ms bajas de la construccin del circuito integrado.
Subfamilias TTL
TTL:estandar
D) Los CMOS tienen una mayor inmunidad al ruido que los TTL.
La gran ventaja de los CMOS es que utilizan solamente una fraccin de la potencia
que se necesita para la serie L de baja potencia (74L00), adaptndose de una
forma ideal a aplicaciones que utilizan la potencia de una batera o con soporte
en una batera.
Margen de ruido DC
Se define como la diferencia entre los niveles lgicos limite del
circuito de salida y los valores del circuito de entrada, tambin se
conoce por inmunidad al ruido, indica asta que punto los circuitos
son inmunes a las variaciones en los niveles lgicos debido a las
perturbaciones originales por el ruido
Se puede decir que el margen de ruido, es el mximo voltaje de
ruido adicionado a una seal de entrada de un circuito digital de
modo que no cause un cambio indeseable en la salida del circuito
Algunas terminologas
Vil max: el voltaje mximo que una entrada garantiza reconocer como un estado bajo
VOLmax: el voltaje mximo que una salida , en el estado bajo, garantiza producir
VIH
IiL max: la corriente mxima que una entrada podra requerir en el estado bajo
IOL MAX: la corriente mxima que una salida puede proporcionar en el estado bajo
IH MAX:
OH MAX:
min
el voltaje mnimo que en una entrada garantiza reconocer como un estado alto
Inversor NMOS
Hace unos pocos aos este circuito era la base de una familia de
circuitos integrados de amplia utilizacin. Sin embargo, actualmente
estn siendo desplazados por los circuitos basados en el inversor CMOS,
que se describir ms adelante en este captulo. Distinguiremos a las
variables y parmetros del MOS de carga con un subndice 2, y las
correspondientes al MOS de acumulacin con el subndice 1. En el MOS
de carga la tensin entre puerta y sustrato es nula: vGS2=0. Por este
MOS circula corriente en estas condiciones ya que se trata de un MOS
de vaciamiento que tiene una tensin umbral VT2 negativa.
Por tanto, cuando vo valga VDD el valor de vDS2 ser nulo e iD2 tambin lo
ser. Cuando vo sea nula, vDS2 valdr VDD y la corriente iD podr obtenerse
a travs de la grfica 8.16a para este valor de tensin. La curva de carga, as
pues, no es ms que la curva del transistor M2 reflejada sobre el eje de
ordenadas y desplazada una cantidad VDD hacia la derecha. Esta "curva de
carga" sustituye a la recta de carga que apareca en el anlisis grfico cuando
la carga era una resistencia RD.
Inversor NMOS:
El transisto
El voltaje de entrada:
VIn = VGs
El voltaje de salida:
Vout = VDs
Vsb = 0
El dispositivo de carga
Terminal de voltaje VL
VOH=VDD-VT.