0% ont trouvé ce document utile (0 vote)
693 vues11 pages

Corrige de L'Exercice 1: Comparateurs de Phase 2.2.: 02 PLL (E+C)

Ce document contient les corrections détaillées de trois exercices sur les PLL. Il présente les étapes de calcul et les résultats pour analyser le fonctionnement de comparateurs de phase, la synthèse de fréquence avec PLL et l'étude d'une boucle à verrouillage de phase.

Transféré par

Babacar Ndiaye
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
0% ont trouvé ce document utile (0 vote)
693 vues11 pages

Corrige de L'Exercice 1: Comparateurs de Phase 2.2.: 02 PLL (E+C)

Ce document contient les corrections détaillées de trois exercices sur les PLL. Il présente les étapes de calcul et les résultats pour analyser le fonctionnement de comparateurs de phase, la synthèse de fréquence avec PLL et l'étude d'une boucle à verrouillage de phase.

Transféré par

Babacar Ndiaye
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
Vous êtes sur la page 1/ 11

02 PLL (E+C).

docx

CORRIGE DE L’EXERCICE 1 : COMPARATEURS DE PHASE


2.2.

vo ve
VDD

t
T

ve
VDD

t
vo
VDD

t
vs 
VDD

T t

 
2 
T
VDD
2.5. Kd 

2.6.
<vs>
VDD

 2 

3.1.
ve
VDD

t
vo 
VDD

T t
vs 
VDD

PLL Exercices Page - 1 -


02 PLL (E+C).docx

3.2.
<vs>
VDD
 Vs   VDD
2
VDD VDD
Kd 
2 2

 2 

PLL Exercices Page - 2 -


02 PLL (E+C).docx

CORRIGE DE L’EXERCICE 2: SYNTHESE DE FREQUENCE A PLL


1.1.
e1(t)
5V

t
e2(t)
T
5V 

t

5V

t
1.2. 2Fe

1.3. <vd> = .VDD/


1.4. T= VDD/
2.1. F0 = 16.Fe
2.2. F01 = 224,6960 MHz F02 = 224,7040 MHz F0 = 4 kHz
2.2. Modulation FSK

PLL Exercices Page - 3 -


02 PLL (E+C).docx

CORRIGE DE L’EXERCICE 3 : ETUDE D'UNE BOUCLE A VERROUILLAGE DE PHASE


1.1. Multiplicateur - Filtre passe-bas
a. ( ) ( ) ( ) [  ( )] [  ( )]

() [ ( ( ) ( )) ( ( ) ( ))]

() ( ) ( )
( )  () () ()  () ()
( ) ( ( )  ( ))
b. La pulsation instantanée est très faible devant le filtre passe-bas ne modifie
pas le premier terme de x(t), en revanche la pulsation instantanée du second terme
( ( )  ( ))
est filtrée par le filtre passe-bas si bien que ( ) ( ) et puisque l’angle ( ) est

très petit, le sinus de l’angle peut être confondu avec l’angle exprimé en radians.
() ( ( ) ( ))
1.2. Filtre correcteur

a. ( )

b. ( ) ( ).

La transmittance est constituée d’un intégrateur (pente de -20dB/déc) et d’un passe-bas inversé (0
dB en basse fréquence et +20dB/déc à partir de la pulsation 1/a) d’où les diagrammes de Bode
asymptotiques.
Pour ∞ ( ) donc G = 20.log(a).
G(dB)

-20dB/déc

20log(a)
1/(a) log()

(°)
1/(a)

log()
-90°

En 1/(a) la courbe de gain réelle se trouve 3 dB au-dessus du diagramme asymptotique
donc G = 20.log(a) + 3 dB, l’argument réel valant -45°.

1.3. Oscillateur commandé en tension


A la relation temporelle d s /dt = .u(t) correspond dans le plan complexe
donc .

2.1. Synthèse
a.
e(p) es(p) V(p)
1
U(p) 
+ X a + p p
-
s(p)

PLL Exercices Page - 4 -


02 PLL (E+C).docx

b. ( ) ( ) ( ).

En multipliant numérateur et dénominateur par a  on fait apparaître la constante K :


2

( ) ( ) ( ) ( )
( ) ( )
( ) ( )
( )
( ) ( ) ( )
( )
( )
( ) ( ) ( ) ( )
( )
2.2. Stabilité
a. La transmittance est constituée d’un intégrateur double (pente de -40dB/déc) et d’un
passe-bas inversé (0 dB en basse fréquence et +20dB/déc à partir de la pulsation 1/a) d’où
les diagrammes de Bode asymptotiques. Les deux asymptotes se coupent en  = 1/(a). A
cette pulsation, le module de l’asymptote à -40db/déc vaut ( ) et le gain 20.log(K),
l’argument -135° (fig a).
G(dB)
G(dB)

-40dB/déc
Courbe réelle
0dB 3dB
0dB
20log(K) -20dB/déc 20log(K)
1/(a) log() 1/(a) log()

(°) (°)
1/(a) 1/(a)
0° 0°
log() log()
-90° -90°
M = 45° M
-180° -180°
Fig a Fig b
b. A la pulsation  = 1/(a), le gain réel vaut 20.log(K) + 3dB et l’argument -135°. Pour obtenir
une marge de phase de 45° il faut donc que le gain ait pour valeur 0 dB, soit 20.log(K) = - 3dB
donc K = 0,707.
c. Si l’on augment K la courbe de gain se déplace vers le haut, elle coupe l’axe 0dB à une
pulsation plus élevée que 1/(a), la marge de phase est donc plus grande et la stabilité
améliorée (fig b).
2.3. Précision
a. Erreur statique, réponse à un échelon de phase  e (t) = 
( )
( ) ( ) ( ) ( )
( ) ( )

donc ( ) ( )
b. Erreur de traînage, réponse à une rampe de phase  e(t) = ω.t
( )
( ) ( ) ( ) ( )
( ) ( )
donc ( ) ( )
( ) ( )
c. Dans les deux cas , donc la pulsation instantanée de v s est égale à celle
de v e , la boucle est verrouillée.

PLL Exercices Page - 5 -


02 PLL (E+C).docx

CORRIGE DE L’EXERCICE 4 : PLL A MULTIPLIEUR

1) e(t) = 0 + dφe/dt s(t) = 0 + dφs/dt


2) b = 0 et K0.vf(t) = dφs/dt

3) v d (t)  K x .Ve .Vs . sin0 .t  e (t ). cos0 .t  s (t )

v d (t) 
K x .Ve .Vs
sine (t)  s (t)  sin20 .t  e (t)  s (t)
2

4) v f (t ) 
K x .Ve .Vs
sine (t)  s (t ) avec K d  K x .Ve .Vs .
2 2
Sa particularité est de dépendre de l’amplitude des signaux.

5) Dans ce cas sin(x)  x, donc v f (t )  K d . e (t )   s (t )


d s
6) D’après la question 2, K0.vf(t) = dφs/dt, donc, d’après 5,  K 0 .K d . e ( t )   s ( t )
dt
d s 1
donc :   s (t )  e (t ) avec 
dt K 0 .K d
φs(t) = A.e + E avec φs(0) = A + E = s0  φs(t) = E.(1 - e ) + s0.e
-t/ -t/ -t/
7)
En régime permanent (t  ), φs= E = cte donc s = 0 + dφs/dt = 0 = e.
-t/
8) La solution est du type : φs(t) = A.e + a.t + b
En réintroduisant φs(t) dans l’équation différentielle on obtient : a. + at +b = .t, donc :
a =  et b = - . donc φs(t) = A.e + .(t-)
-t/

Les conditions initiales permettent de déterminer A :


φs(0) = A - . = s0  A = s0 + . par conséquent :
φs(t) = (s0 + .).e + .(t-τ)
-t/

En régime permanent, seul le second terme est non nul  φs(t) = .(t-τ)  s = 0 + 
Or e = 0 + dφe/dt = 0 +  = s.
Dans les deux cas, en régime permanent, la pulsation du VCO est égale à la pulsation d’entrée.
1 1
9) Tf (p)  
1  RCp 1  f p

d’après 2)  s (p)  0 Vf (p) et Vf (p)  Tf (p).K d.e (p)  s (p) donc :


K
p
 s (p) K 0 .K d 1 T' 0
T' (p)     2
 e (p)  f .p  p  K 0 .K d . f .p  .p  1 p
2 2
p
 2m' 1
' 0
2
' 0
1 1 
avec : ' 0  , m'  et T’0 = 1
. f 2 f
10) Il faut maintenant considérer le fondamental de la tension de sortie du VCO (d’amplitude 4.V’ s/)
dans l’expression de Kd qui est donc modifié (Vs est remplacée par 4.V’s/ dans l’expression de
Kd). La pulsation propre et le coefficient d’amortissement du système bouclé s’en trouvent donc
modifiés.

PLL Exercices Page - 6 -


02 PLL (E+C).docx

EXERCICE 5 : SYNTHETISEUR DE FREQUENCE


Le synthétiseur utilise une P.L.L. conformément au schéma ci-dessous.

E
Horloge
FH
:N Comparateur
Pompe de
i(t)
Filtre de
u(t) S
de phase et VCO
charge boucle
fréquence
R

:M

1. Etude du comparateur de phase/fréquence et de la pompe de charge


Le comparateur de phase et de fréquence est réalisé à partir de bascules D déclenchables sur des
fronts positifs et remises à zéro lorsque les deux sorties UP et DOWN sont au niveau haut.
VDD VDD
D UP
Q
VE CK R I0
UP

VDD &
DOWN
i
D R I0
Q
VR DOWN
CK
Les sorties UP et DOWN commandent les générateurs de courant constituant la pompe de charge.
Représenter les tensions UP et DOWN ainsi que le courant i(t).

VE

t
VR

UP
t

DOWN t

t
i T

tr
t
Exprimer la valeur moyenne du courant i(t) en fonction du déphasage φ E(t) - φR(t).

PLL Exercices Page - 7 -


02 PLL (E+C).docx

( )
( )
En déduire la fonction de transfert du comparateur de phase et fréquence ( ) ( )
.
( )

( )
( )
( ) ( )
La pompe de charge débite dans un condensateur de capacité C.
Donner la relation liant la tension u(t) aux bornes du condensateur à son courant de charge i(t).

( )

Exprimer la pente de la tension u(t) lorsque :

- UP est au niveau haut, DOWN, au niveau bas :

- UP est au niveau bas, DOWN, au niveau haut :

Les signaux d’entrée et de sortie du comparateur de phase et fréquence ainsi que la tension aux
bornes du condensateur sont représentés ci-dessous. Les durées des impulsions DOWN sont
allongées pour les rendre visibles.
Prolonger les courbes représentant les tensions UP, DOWN et u(t).

VE

t
VR

t
UP

t
DOWN

2. Etude du filtre

Le filtre de boucle est constitué d’un circuit RC série en parallèle sur le condensateur de capacité C.
Déterminer la transmittance de l’ensemble T f(p) = U(p)/I(p)

PLL Exercices Page - 8 -


02 PLL (E+C).docx

I
Montrer qu’elle peut se mettre sous la forme :

( ) R1
( ) ( )
C U
Exprimer  et a en fonction de R1, C1 et C.
Justifier que a < 1. C1

( )
( ) ( ) ( )

et

3. Etude du VCO
( )
Le VCO est caractérisé par la relation ( ). En déduire sa transmittance ( ) .
( )
( )
( )
( )
4. Fonction de transfert en boucle ouverte
( ) ( )
Montrer que la FTBO définie par ( ) peut se mettre sous la forme ( ) ( )( )
( )
( ) ( ) ( ) ( )
( )
( )( )
Donc
Représenter les diagrammes asymptotiques de Bode de la FTBO, esquisser les courbes réelles.

-40dB/déc

-20dB/déc

-40dB/déc

log 
1/ 1/a

log 
-90°
-180°

PLL Exercices Page - 9 -


02 PLL (E+C).docx

( ( ))
Montrer que : ( )
( )( )
( ) ( )( )
( )
( )( ) ( )( )( )
( ( ))
donc : ( )
( )( )
Exprimer l’argument de T(jω).
( )
( ( )) ( )

Montrer, à partir du diagramme de Bode, que la marge de phase est maximale en



L’argument maximal se trouve au milieu des pulsations 1/ et 1/(a), soit en coordonnées
logarithmiques à la pulsation √

Montrer que la marge de phase a alors pour expression ( )



( )
( ( )) ( ) ( )

En déduire que : ( ) √( ( ))
( ) donc ( ) ( ) soit encore

( ( ))
équation du second degré qui a pour solution : ( ) √( ( ))
Calculer a pour obtenir une marge de phase de 60°.
-3
a = 71,8.10
Montrer que la pulsation ωo peut s’écrire ( )
( )
( )
( )( )
A la pulsation le module de T(jω) vaut 1, donc :

√ √

| ( )|
( )√ ( )√ ( ) ( )

( )
5. Choix des composants
La capacité C vaut 15 pF.
Montrer que ( ) et calculer C1.
donc ( )
C1 = 194 pF
La fréquence de coupure du filtre passe-bas fc est toujours inférieure à la fréquence d’entrée du
comparateur de phase fe, soit fc = α.fe avec α < 1.
Montrer que
donc
Le fabricant de la P.L.L. préconise une fréquence de coupure du filtre passe-bas sept fois plus faible
que la fréquence d’entrée du comparateur de phase et fréquence. Calculer R 1 pour un signal d’entrée
du comparateur de fréquence 1 MHz
R1 = 5,74 kΩ
A partir des expressions de la pulsation ωo et de K de la question précédente, montrer que :


où fs représente la fréquence de sortie du VCO.
( )
avec donc :

PLL Exercices Page - 10 -


02 PLL (E+C).docx

( ) ( )
( )
et
√ √ √
car et

6 -1 -1
Le VCO est caractérisé par la constante Ko = 2π.900.10 rad.s .V .
Déterminer la valeur de Io pour un signal de sortie de 10 MHz, a et α ayant les valeurs calculées
précédemment.
Io = 7 µA

PROBLEME BTS 2008


2.
2.1.
2.1.1. fe = fr boucle verrouillée
2.1.2. fs = N.fe
2.1.3. fe = 25 kHz
2.1.4. N = 6066
2.2.
2.2.1.
2.2.1.1. Source de courant : intensité indépendante de V
2.2.1.2. Δφ > 0 : is = 5 mA Δφ = 0 : is = 0 mA Δφ < 0 : is = -5 mA
2.2.2.
2.2.2.1. Fig 2.4a : ve en avance sur vr
2.2.2.2. Δφ = 2πto/T
2.2.2.3. I = Io.Δφ/(2π)
2.2.2.4. Kφ = 796 µA/rad
2.3.
2.3.1. Z1(p) = 1/(C1p) Z2 = R2 + 1/(C2p)
2.3.2. Z(p) est constitué de Z1(p) // Z2(p), on exprime Z(p) en fonction de Y1(p) et Z2(p)
2.3.3. τ2 = 2,31 ms f2 = 68,9 Hz
2.4.1.1. Il s’agit de la transmittance du filtre passe-bas constitué de R3 et C3.

2.4.1.2. On effectue le produit des fonctions de transfert de la chaîne directe.

2.4.1.3. ( )

2.4.1.4. C1 = 10,5 nF

2.4.2.1. Voir courbes

2.4.2.2. Mφ = 60° MG = 27 dB

2.4.2.3. Oui car Mφ > 45° et MG > 12 dB.

PLL Exercices Page - 11 -

Vous aimerez peut-être aussi