Compteur-integré
Compteur-integré
Compteur-integré
14 DIV 2 12 QA 10 DIV 2 9 QA
CKA + CKA +
DIV 8 0 9 QB DIV 8 0 5 QB
1 8 11 4
CKB + CT QC CKB + CT QC
11 8
2 QD 2 QD
Le fonctionnement de ces deux compteurs est identique seul le brochage est différent
Le Schéma interne du compteur 7493 est comme suit
QA QB QC QD
12 9 8 11
J J J J
Q Q Q Q
14 CKA Clock Clock Clock Clock
K K K K
Clear Clear Clear Clear
2 R0(1)
3 R0(2)
CKB
1
N.B Les entrées J et K sont à l’état logique 1 une fois que le circuit est alimenté
R0(1) 6 CTR
R0(2) 7 CT=0
14 DIV 2 12 QA
CKA +
DIV 3 11 QB
0
1
CKB + CT
9
1Z4 QC
DIV 2 8
4 + QD
QA QB QC QD
12 11 9 8
J J J J
Q Q Q Q
14 CKA Clock Clock Clock Clock
K K K Q K
Clear Clear Clear Clear
6 R0(1)
7 R0(2)
CKB
1
N.B Les entrées J et K sont à l’état logique 1 une fois que le circuit est alimenté
Le fonctionnement de ces deux compteurs est identique seul le brochage est différent
6 1
R9(1) R9(1)
R9(2) 7 Z3 R9(2) 3 Z3
14 DIV 2 10 DIV 2 9
CKA 12 QA CKA QA
3CT=1 3CT=1
DIV 5 9 QB DIV 5 5 QB
0 0
1 11
CKB CKB
CT 8 CT 4
QC QC
3CT=4 3CT=4
11 8
2 QD 2 QD
QA QB QC QD
12 9 8 11
J Preset J J S Preset
Q Q Q Q
14 CKA Clock Clock Clock Clock
K K K R Q
Clear Clear Clear Clear
6 R9(1)
7 R9(2)
2 R0(1)
3 R0(2)
7 CKB
N.B Les entrées J et K sont à l’état logique 1 une fois que le circuit est alimenté
Compte
Sortie Compte
Sortie Entrées Reset Sorties
QD QC QB QA QA QD QC QB R0(1) R0(2) R9(1) R9(2) QD QC QB QA
0 0 0 0 0 0 0 0 0 0 1 1 0 X 0 0 0 0
1 0 0 0 1 1 0 0 0 1 1 1 X 0 0 0 0 0
2 0 0 1 0 2 0 0 1 0 X X 1 1 1 0 0 1
3 0 0 1 1 3 0 0 1 1 X 0 X 0 Compte
4 0 1 0 0 4 0 1 0 0 0 X 0 X Compte
5 0 1 0 1 5 1 0 0 0 0 X X 0 Compte
6 0 1 1 0 6 1 0 0 1 X 0 0 X Compte
7 0 1 1 1 7 1 0 1 0
8 1 0 0 0 8 1 0 1 1 N.B X : Quelque soit le niveau logique 0 ou 1
9 1 0 0 1 9 1 1 0 0
E N T R E E S
B
CTEN (4)
G1 CTR DIV 10
D/U (5) (12) MAX/MIN C
M2 [DOWN] 2(CT=0)Z6
M3 [UP] 3(CT=9)Z6 D
CLK (14)
1,2- / 1,3+ (13) RCO CLK
G4 6,1,4
LOAD (11) D/U
C5
CTEN
A (15) (3) QA
5D [1] +-
B (1) (2) QB QA
[2]
S O R T I E S
C (10) (6) QC
QB
[4]
D (9) (7) QD
[8] QC
QD
MAX/MIN
RCO
7 8 9 0 1 2 2 2 1 0 9 8 7
Compte Bloqué Décompte
LOAD
Entrée de chargement
CP
CE
CTR DIV 10
U/D
4510
MR 9 CT=0
10 TC 7 MR
U/D M1
CE 5 G
2
PL 14 C PL
3
CP 15 C 1,2 +/ C 1,2
P0
P1
P0 4 3D (1) 6 Q0
(2) P2
P1 12 11 Q1
P2 13 (4) 14 Q2 P3
P3 3 (8) 2 Q3
Q0
Q1
Q2
Q3
TC
0 1 2 3 4 5 6 7 8 9 8 7 6 5 4 3 2 1 0 0 9 6 7 0
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
74LS162A, 74S162
CTRDIV 10
CLR (1)
5CT = 0
LOAD (9) (15) RCO
M1 3CT = 9
M2
ENT (10)
G3
ENP (7)
G4
CLK (2)
C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
74LS161A
CTRDIV 16
CLR (1)
CT = 0
LOAD (9) (15) RCO
M1 3CT = 15
M2
ENT (10)
G3
ENP (7)
G4
CLK (2)
C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
74LS163A, 74S163
CTRDIV 16
CLR (1)
5CT = 0
LOAD (9) (15) RCO
M1 3CT = 15
M2
ENT (10)
G3
ENP (7)
G4
CLK (2)
C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
(1) Clear outputs to zero D (6) (11) QD
(2) Reset to binary twelve [8]
(3) Count to thirteen, fourteen, fifteen, zero, one and two
(4) Inhibit
06
X : Etat indifférent
H : 1 logique
L : 0 logique
BIN : Mode de comptage binaire
DEC : Mode de comptage décimal
Exercice N°1 : (Compteurs asynchrones en Circuits intégré) (voir dossier technique du CI 7493)
Compléter les deux schémas de câblage afin de réaliser un compteur modulo 12 en indiquant chaque fois le
bit de faible poids par (LSB) et le bit de fort poids par (MSB).
7493
R0(1) 2 CTR
R0(2) 3 CT=0
CKA 14 DIV 2 12
QA
9
QB
DIV 8 0
CKB 1 8 QC
CT
2 11 QD
7493
R0(1) 2 CTR
R0(2) 3 CT=0
CKA 14 DIV 2 12
QA
9
QB
DIV 8 0
CKB 1 8 QC
CT
2 11 QD
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
14 DIV 2
CKA 12 QA
3CT=1
DIV 5 9 QB
0
CKB 1
CT 8
QC
3CT=4
11
2 QD
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
14 DIV 2
CKA 12 QA
3CT=1
DIV 5 9 QB
0
CKB 1
CT 8
QC
3CT=4
11
2 QD
3°) Soit le circuit suivant réalisé avec le CI 7490 compléter les chronogrammes
H
7490 t
R0(1) 2 CTR
CT=0
QA
R0(2) 3
R9(1) 6
t
R9(2) 7 Z3 QB
CKA 14 DIV 2 12 QA t
3CT=1 QC
DIV 5 9 QB
0
CKB 1
8 t
CT QC
3CT=4
11
QD
2 QD
t
7490 7490
R0(1) 2 CTR R0(1) 2 CTR
R0(2) 3 CT=0 R0(2) 3 CT=0
6 6
R9(1) R9(1)
R9(2) 7 Z3 R9(2) 7 Z3
H 14 DIV 2 14 DIV 2
CKA 12 QA CKA 12 QA
3CT=1 3CT=1
DIV 5 9 QB DIV 5 9 QB
0 0
CKB 1 CKB 1
CT 8 CT 8
QC QC
3CT=4 3CT=4
11 11
2 QD 2 QD
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
14 DIV 2
CKA 12 QA
3CT=1
DIV 5 9 QB
0
CKB 1
CT 8
QC
3CT=4
11
2 QD
1- Compléter le schéma structurel ci-dessous pour avoir un compteur modulo 14, prévoir un bouton Init
Donner l’équation de CLR en fonction des sorties des compteurs et le bouton Init
CLR = …………………….
Vers Vers
décodeur 2 décodeur 1
74390 74390
CTR CTR
2CLR 14 1CLR 2
CT = 0 CT = 0
2CKA 15
+
DIV2 13 2QA 1CKA 1
+
DIV2 3 1QA
11 5
2CKB 12
DIV5 0
2QB
1CKB 4
DIV5 0
1QB
+ 10 2QC + 6 1QC
1
CT CT
+Vcc 9 2QD 7 1QD
2 2
Init
Dizaine Unité
R
(Horloge)
Exercice N°4 :
En utilisant le circuit intégré 4510(voir dossier technique) réaliser un compteur modulo 6.Prévoir un bouton
d’initialisation. « état initial 0 »
CTR DIV
. MR 10
9 CT=0
4510
U/D 10 M1
TC 7
CE 5 G2
PL 1 C3
C 15 C 1,2 +/ C 1,2
P
P0 4 3D (1) 6 Q0
P 12 1 Q1
(2)
1 1
P2 13 (4) 1 Q2
4
P3 3 2 Q3
(8)
Exercice N°5 :
En utilisant le circuit intégré 4510(voir dossier technique) réaliser un décompteur modulo 9. Prévoir un
bouton d’initialisation à 8
CTR DIV 10
MR 4510
9
CT=0
U/D 10 M1
TC 7
CE 5 G
2
PL 1 C
3
CP 15 C 1,2 +/ C 1,2
P0 4 3D (1) 6 Q0
P1 12 11 Q1
(2)
P2 13 (4) 14 Q2
P3 3 2 Q3
(8)
Exercice N°6 :
En utilisant 2 C.I. 4510 réaliser un compteur qui compte de 3 à 78. Prévoir un bouton d’initialisation à 3
(cascade synchrone) puis cascade asynchrone.
P0 4 3D (1) 6 Q0 P0 4 3D (1) 6 Q0
P1 12 11 Q1 P1 12 11 Q1
(2) (2)
P2 13 (4) 14 Q2 P2 13 (4) 14 Q2
P3 3 2 Q3 P3 3 2 Q3
(8) (8)
Unité Dizaine
P0 4 3D (1) 6 Q0 P0 4 3D (1) 6 Q0
P1 12 11 Q1 P1 12 11 Q1
(2) (2)
P2 13 (4) 14 Q2 P2 13 (4) 14 Q2
P3 3 2 Q3 P3 3 2 Q3
(8) (8)
a- Réaliser un décompteur modulo 7 avec le CI 74193 (Voir dossier technique). Prévoir une entrée
d’initialisation à 6.
b- Réaliser un compteur qui compte de 2 à 200 avec les CI 74193 .Prévoir une entrée d’initialisation à 2
(cascade asynchrone)
Circuit I Circuit II
c- Réaliser un décompteur modulo 60 avec les CI 74193 .Prévoir une entrée d’initialisation.(cascade
asynchrone)
Circuit I Circuit II
Exercice N°8 :
Compléter le schéma de câblage d’un compteur modulo 42 en utilisant 2 circuits 74190 (voir dossier
technique) montés en cascade asynchrone et des portes NAND. Prévoir un bouton « Raz ».
CTEN CTEN
G1 CTR DIV 10 MAX/MIN G1 CTR DIV 10 MAX/MIN
D/U D/U
M2 [DOWN] 2(CT=0)Z6 M2 [DOWN] 2(CT=0)Z6
M3 [UP] 3(CT=9)Z6 M3 [UP] 3(CT=9)Z6
CLK CLK
1,2- / 1,3+ RCO 1,2- / 1,3+ RCO
G4 6,1,4 G4 6,1,4
LOAD LOAD
C5 C5
A QA A QA
5D [1] 5D [1]
B QB B QB
[2] [2]
C QC C QC
[4] [4]
D QD D QD
[8] [8]
Circuit I Circuit II
Exercice N°9 :
En se basant sur la notice technique du CI 74161 et le circuit 74162, compléter le tableau suivant :
1°)
74161
74162
2°) Réaliser un compteur modulo 8 avec le circuit intégré 74161 proposer deux méthodes
1ére méthode
74LS161A
CTRDIV 16
CLR (1)
CT = 0
LOAD (9) (15) RCO
M1 3CT = 15
M2
ENT (10)
G3
ENP (7)
G4
CLK (2)
C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
2éme méthode
74LS161A
CTRDIV 16
CLR (1)
CT = 0
LOAD (9) (15) RCO
M1 3CT = 15
M2
ENT (10)
G3
ENP (7)
G4
CLK (2)
C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
9 7
4029
10
5
1
15
4 6
VCC (1)
12 11
(2)
R 13 14
Init (3)
3 2
(4)
2°) Compléter le circuit suivant pour avoir un décompteur binaire de cycle 12-11-10-9-8-7-6-5-4-3-2-1-0
avec un bouton d’initialisation
CTR DIV 10/16
9 7
4029
10
5
1
15
VCC
4 6
(1)
R 12 11
Init (2)
13 14
(3)
3 2
(4)
Exercice N°11 :
Le circuit suivant est réalisé avec les CI 4510 et le CI 7483 (voir dossier technique). Quel est le comptage
réalisé par les circuits U1 et U2 ?
Comptage réalisé par U1 …………………..
Comptage réalisé par U2 …………………..
VCC
U1
U1(CLK) 4 6
A1 Q1
12 11
A2 Q2
13 14
A3 Q3
3 2
A4 Q4
15 U3
CLK
5 7 10 9
CI CO A1 S1
10 8 6
U/D A2 S2
1 3 2
PE A3 S3
9 1 15
MR A4 S4
4510 11
B1
7
B2
4
B3
16
U2 B4
4 6 13 14
A1 Q1 C0 C4
12 11
A2 Q2
13 14 7483
A3 Q3
3 2
A4 Q4
15
CLK
5 7
CI CO
10
U/D
1
PE
9
MR
4510
Exercice N°12 :
1
Clk
0
1
CTEN
0
1
D/U
0
1
LOAD
0
1
QA
0
1
QB
0
1
QC
0
1
QD
0
Valeur du compteur
en décimal N(10)
1
RCO
0
Exercice N°1 :
Compteur modulo 12
(MSB) (LSB)
QD QC QB QA
7493
R0(1) 2 CTR
R0(2) 3 CT=0
CKA 14 DIV 2 12
QA
Horloge
9
QB
DIV 8 0
CKB 1 8 QC
CT
2 11 QD
(MSB) (LSB)
7493
QA QD QC QB
R0(1) 2 CTR
R0(2) 3 CT=0
CKA 14 DIV 2 12
QA
9
QB
DIV 8 0
CKB 1 8 QC
Horloge CT
2 11 QD
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
14 DIV 2
CKA 12 QA
3CT=1
DIV 5 9 QB
0
CKB 1
CT 8
QC
3CT=4
11
2 QD
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
3°) Chronogrammes
H
7490 t
R0(1) 2 CTR
QA
R0(2) 3 CT=0
6 t
R9(1)
7 Z3
R9(2) QB
14 DIV 2 t
CKA 12 QA
3CT=1 QC
DIV 5 9 QB
0
CKB 1
8
t
CT QC
3CT=4 QD
11
2 QD
t
4°)
7490 7490
R0(1) 2 CTR R0(1) 2 CTR
R0(2) 3 CT=0 R0(2) 3 CT=0
6 6
R9(1) R9(1)
R9(2) 7 Z3 R9(2) 7 Z3
H 14 DIV 2 14 DIV 2
CKA 12 QA CKA 12 QA
3CT=1 3CT=1
DIV 5 9 QB DIV 5 9 QB
0 0
CKB 1 CKB 1
CT 8 CT 8
QC QC
3CT=4 3CT=4
11 11
2 QD 2 QD
5°)
7490
R0(1) 2 CTR
R0(2) 3 CT=0
6
R9(1)
R9(2) 7 Z3
14 DIV 2
CKA 12 QA
3CT=1
DIV 5 9 QB
0
Horloge CKB 1
8
CT QC
3CT=4
11
2 QD
1- compteur modulo 14
Vers Vers
décodeur 2 décodeur 1
74390 74390
CTR CTR
2CLR 14 1CLR 2
CT = 0 CT = 0
2CKA 15
+
DIV2 13 2QA 1CKA 1
+
DIV2 3 1QA
11 5
2CKB 12
DIV5 0
2QB
1CKB 4
DIV5 0
1QB
+ 10 2QC + 6 1QC
1
CT CT
+Vcc 9 2QD 7 1QD
2 2
Init
Dizaine Unité
R
&
(Horloge)
Exercice N°4 :
Compteur modulo 6,avec un bouton d’initialisation à 0
MR = Q1.Q2 + Init
CTR DIV
MR 9 10
CT=0
4510
U/D 10
+VCC M1
TC 7
CE 5 G2
PL 1 C3
Horloge CP 15 C 1,2 +/ C 1,2
VCC P0 4 3D 6 Q0
(1)
P1 12 (2) 11 Q1
R
Init
P2 13 (4) 1 Q2
4
P3 3 (8) 2 Q3
Exercice N°5 :
Décompteur modulo 9, avec un bouton d’initialisation à 8
PL(8) = Q0.Q3+Init
CTR DIV
MR 9 10
CT=0
4510
U/D 10 M1
TC 7
CE 5 G2
PL 1 C3
Horloge CP 15 C 1,2 +/ C 1,2
P0 4 3D 6 Q0
(1)
P1 12 11 Q1
(2)
P2 13 (4) 14 Q2
P3 3 2 Q3
VCC +VCC (8)
R
Init
Exercice N°6 :
CTR DIV
CTR DIV
MR 10
MR 10 9
9 CT=04510
CT=0
4510
+VCC U/D 10 M1
+VCC U/D 10 M1 TC 7
TC 7 CE 5 G2
CE 5 G2
PL 1 C3
PL 1 C
3
CP 15
Horloge CP 15 C 1,2 +/ C 1,2 C 1,2 +/ C 1,2
P0 4 3D 6 Q0
P0 4 3D 6 Q0 (1)
(1)
+VCC P1 12 11 Q1 P1 12 (2)
11 Q1
(2)
P2 13 (4) 14 Q2
P2 13 (4) 14 Q2
P3 3 (8) 2 Q3
P3 3 (8) 2 Q3
Circuit I Circuit II
Unité Dizaine
VCC
R
Init
Cascade synchrone
CTR DIV
CTR DIV
MR 10
MR 10 9
9 CT=04510
CT=0
4510
+VCC U/D 10 M1
+VCC U/D 10 M1 TC 7
TC 7 CE 5 G2
CE 5 G2
PL 1 C3
PL 1 C
3
CP 15
Horloge CP 15 C 1,2 +/ C 1,2 C 1,2 +/ C 1,2
P0 4 3D 6 Q0
P0 4 3D 6 Q0 (1)
(1)
+VCC P1 12 11 Q1 P1 12 (2)
11 Q1
(2)
P2 13 (4) 14 Q2
P2 13 (4) 14 Q2
P3 3 (8) 2 Q3
P3 3 (8) 2 Q3
Circuit 1 Circuit 2
Unité Dizaine
VCC
R
Init
Cascade asynchrone
Exercice N°7 :
+VCC
Horloge
VCC
R +VCC
Init
b- Compteur qui compte de 2 à 200 avec les CI 74193 ,avec une entrée d’initialisation à 2 (cascade
asynchrone)
On doit charger la valeur 2 lorsqu’il écrit 201 ou si on appui sur le bouton Init
201(10) = C9(Hex)
Horloge
+VCC
+VCC
Circuit I Circuit II
VCC
R
Init
c-Décompteur modulo 60 avec les CI 74193 ,avec une entrée d’initialisation à 59.(cascade asynchrone)
59(10) = 3B(Hex)
+VCC
Horloge
+VCC
+VCC
I II
VCC
R
Init
Exercice N°8 :
Compteur modulo 42 en utilisant 2 circuits 74190 montés en cascade asynchrone
CTEN
CTEN G1 CTR DIV 10
G1 CTR DIV 10 D/U MAX/MIN
D/U MAX/MIN 2(CT=0)Z6
M2 [DOWN]
M2 [DOWN] 2(CT=0)Z6
M3 [UP] 3(CT=9)Z6
M3 [UP] 3(CT=9)Z6 CLK
CLK 1,2- / 1,3+ RCO
Horloge 1,2- / 1,3+ RCO 6,1,4
6,1,4 G4
G4 LOAD
LOAD C5
C5
A QA
A QA 5D [1]
5D [1]
B QB
B QB [2]
[2] C QC
C QC [4]
[4]
D QD
D QD [8]
[8]
I II
VCC
R
Init
Exercice N°9 :
1°)
1ére méthode
CLR = QD + Init
74LS161A
CTRDIV 16
CLR (1)
CT = 0
LOAD (9) (15) RCO
M1 3CT = 15
M2
ENT (10)
VCC +VCC ENP (7)
G3
G4
CLK (2)
R
Init Horloge C5/2,3,4+
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
2éme méthode
A (3) (14) QA
1,5D [1]
B (4) (13) QB
[2]
C (5) (12) QC
[4]
D (6) (11) QD
[8]
Exercice N°10 :
9 7
+VCC 4029
10
5
1
Horloge 15
4 6
+VCC (1)
12 11
(2)
13 14
(3)
VCC
3 2
Init
R (4)
9 7
+VCC 4029
10
5
1
Horloge 15
4 6
(1)
12 11
(2)
13 14
VCC
(3)
3 2
Init
R +VCC (4)
Exercice N°11 :
Le cycle de comptage réalisé par U1 est : 0-1-2-3-4-5-6-7-0 (modulo8)
VCC
U1
U1(CLK) 4 6
A1 Q1
12 11
A2 Q2
13 14
A3 Q3
3 2
A4 Q4
15 U3
CLK
5 7 10 9
CI CO A1 S1
10 8 6
U/D A2 S2
1 3 2
PE A3 S3
9 1 15
MR A4 S4
4510 11
B1
7
B2
4
B3
16
U2 B4
4 6 13 14
A1 Q1 C0 C4
12 11
A2 Q2
13 14 7483
A3 Q3
3 2
A4 Q4
15
CLK
5 7
CI CO
10
U/D
1
PE
9
MR
4510
Exercice N°12 :
1
Clk
0
1
CTEN
0
1
D/U
0
1
LOAD
0
1
QA
0
1
QB
0
1
QC
0
1
QD
0
Valeur du compteur
en décimal N(10)
8 9 0 3 4 5 6 5 3 2 1 0 9
1
RCO
0