dbo:abstract
|
- Der Elbrus 2000 (Эльбрус 2000, E2K) ist ein russischer Mikroprozessor, der auf einer 512-bit breiten VLIW-EPIC-Architektur basiert. Er wurde vom (MZST, Moskauer Zentrum für SPARC-Technologie) entwickelt. Der Elbrus 2000 war als Mikroprozessor-Weiterführung der Elbrus-3-Prozessorarchitektur geplant. Er nutzt eine Technologie der binären Kompilierung, um Kompatibilät zur Intel-x86-Architektur zu erreichen. Das Design wurde beim taiwanesischen Auftragsfertiger TSMC auf Standardzellen umgesetzt und ab Juni 2008 gefertigt. (de)
- The Elbrus 2000, E2K (Russian: Эльбрус 2000) is a Russian 512-bit wide VLIW microprocessor developed by Moscow Center of SPARC Technologies (MCST) and fabricated by TSMC. It supports two instruction set architectures (ISA):
* Elbrus VLIW
* Intel x86 (a complete, system-level implementation with a software dynamic binary translation virtual machine, similar to Transmeta Crusoe) Thanks to its unique architecture the Elbrus 2000 can execute 20 instructions per clock, so even with its modest clock speed it can compete with much faster clocked superscalar microprocessors when running in native VLIW mode. For security reasons the Elbrus 2000 architecture implements dynamic data type-checking during execution. In order to prevent unauthorized access, each pointer has additional type information that is verified when the associated data is accessed. (en)
- Эльбру́с 2000 (E2K) — российский микропроцессор с архитектурой VLIW, разработанный компанией МЦСТ. Задумывался как дальнейшее развитие архитектуры Эльбрус-3 в микропроцессорном исполнении. Использует технологию двоичной компиляции для совместимости с платформой x86. (ru)
- Ельбрус 2000 (E2K) — «сучасний» російський мікропроцесор з архітектурою VLIW, розроблений російською компанією . Замислювався як подальший розвиток архітектури в мікропроцесорному виконанні. Використовує технологію для сумісності з платформою x86. (uk)
|
dbo:wikiPageExternalLink
| |
dbo:wikiPageID
| |
dbo:wikiPageLength
|
- 5546 (xsd:nonNegativeInteger)
|
dbo:wikiPageRevisionID
| |
dbo:wikiPageWikiLink
| |
dbp:arch
| |
dbp:date
| |
dbp:designfirm
| |
dbp:manuf
| |
dbp:name
| |
dbp:numcores
| |
dbp:sizeTo
| |
dbp:slowUnit
| |
dbp:slowest
| |
dbp:url
| |
dbp:wikiPageUsesTemplate
| |
dcterms:subject
| |
rdf:type
| |
rdfs:comment
|
- Der Elbrus 2000 (Эльбрус 2000, E2K) ist ein russischer Mikroprozessor, der auf einer 512-bit breiten VLIW-EPIC-Architektur basiert. Er wurde vom (MZST, Moskauer Zentrum für SPARC-Technologie) entwickelt. Der Elbrus 2000 war als Mikroprozessor-Weiterführung der Elbrus-3-Prozessorarchitektur geplant. Er nutzt eine Technologie der binären Kompilierung, um Kompatibilät zur Intel-x86-Architektur zu erreichen. Das Design wurde beim taiwanesischen Auftragsfertiger TSMC auf Standardzellen umgesetzt und ab Juni 2008 gefertigt. (de)
- Эльбру́с 2000 (E2K) — российский микропроцессор с архитектурой VLIW, разработанный компанией МЦСТ. Задумывался как дальнейшее развитие архитектуры Эльбрус-3 в микропроцессорном исполнении. Использует технологию двоичной компиляции для совместимости с платформой x86. (ru)
- Ельбрус 2000 (E2K) — «сучасний» російський мікропроцесор з архітектурою VLIW, розроблений російською компанією . Замислювався як подальший розвиток архітектури в мікропроцесорному виконанні. Використовує технологію для сумісності з платформою x86. (uk)
- The Elbrus 2000, E2K (Russian: Эльбрус 2000) is a Russian 512-bit wide VLIW microprocessor developed by Moscow Center of SPARC Technologies (MCST) and fabricated by TSMC. It supports two instruction set architectures (ISA):
* Elbrus VLIW
* Intel x86 (a complete, system-level implementation with a software dynamic binary translation virtual machine, similar to Transmeta Crusoe) (en)
|
rdfs:label
|
- Elbrus 2000 (en)
- Elbrus 2000 (de)
- Эльбрус 2000 (ru)
- Ельбрус 2000 (uk)
|
owl:sameAs
| |
prov:wasDerivedFrom
| |
foaf:isPrimaryTopicOf
| |
is dbo:wikiPageRedirects
of | |
is dbo:wikiPageWikiLink
of | |
is dbp:arch
of | |
is dbp:supportedPlatforms
of | |
is foaf:primaryTopic
of | |