FASE 4 Simulacion Inversor - Jonathan Perez
FASE 4 Simulacion Inversor - Jonathan Perez
FASE 4 Simulacion Inversor - Jonathan Perez
ELECTRONICA DE POTENCIA
CURSO: 203039A_360
FASE 4
MAYO 2017
DISEO DE UN INVERSOR MONOFSICO
la estructura propuesta para este inversor se basa en tres bloques funcionales: el bloque de potencia, el
de transformacin y el de control, los permiten realizar todo el proceso de conversin elctrica. Las
especificaciones del diseo son las siguientes:
Bloque de potencia
Es el corazn del sistema y su objetivo es el de generar una seal cuadrada bipolar a partir de la seal
continua entregada por la fuente de alimentacin. En la prctica este bloque se puede considerar como
una matriz de interruptores electrnicos los cuales, al ser activados adecuadamente, permiten invertir el
flujo de corriente a travs de la carga; de esta manera se obtienen los dos semiciclos de la seal
cuadrada, cuya amplitud sera igual al valor de la fuente CC si no existieran prdidas en el circuito. La
figura 2 muestra la arquitectura de esta etapa.
Bloque de control
Es el encargado de generar las dos seales que gobiernan la activacin y desactivacin de los
transistores de potencia, funcin que puede ser cumplida por un simple circuito oscilador de onda
cuadrada (PWM). Para facilitar el diseo del inversor se realiz un control de lazo abierto, esto quiere
decir que el voltaje de salida se gradua manualmente mediante un potencimetro que vara el ancho de
pulso del PWM.
Bloque transformador
Este bloque se encarga de llevar la seal alterna generada por el bloque de potencia a la amplitud
requerida por la carga que se quiere alimentar. Esta funcin la cumple un transformador elevador.
Resultados de la simulacin
La simulacin del circuito se realiz mediante el software PSIM, el cual permite de manera intuitiva y
sencilla la configuracin de los parmetros del circuito. La figura 3 muestra el circuito implementado.
El circuito de control emplea dos amplificadores operacionales los cuales comparan una seal senoidal
con una seal triangular (portadora) y de est manera realizan la modulacin. A la salida de estos
amplificadores se colocan dos inversores para desfasar las seales 180 entre s. La figura 4 muestra
las seales de los PWM las cuales activan los transistores, en tanto que la figura 5 muestra las formas
de onda en el primario y secundario del transformador. Es de notar que esta seal tiene una amplitud de
120V AC pero no es senoidal, para lograr esto debe realizarse el diseo de un filtro RLC. La figura 6
muestra la seal senoidal obtenida al aplicar el filtro a la salida del inversor.
Figura 3.
Circuito
implemenatado en PSIM.
LINK VIDEO
https://www.youtube.com/watch?v=MYDyVFoMM_4&feature=youtu.be