0% encontró este documento útil (0 votos)
158 vistas10 páginas

Lab 1 SD

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1/ 10

I.

OBJETIVOS
 Familiarizar al alumno con el uso de los circuitos digitales simples.
 Experimentar con compuertas lógicas una función digital.
 Reforzar el concepto de multiplexor y decodificador construyéndolas con llaves
lógicas.
II. TRABAJO PRACTICO
Para el presente laboratorio se realizaron dos sistemas:
1. Sistema 1
En este primer sistema se tiene dos entradas a las que se ha designado S1 y S2, que serian
sensores que detectan el líquido, además se tienen 3 salidas que se han designado como
V(válvula), M(Motor), y A(Alarma), a continuación, se procedió a realizar la tabla de
verdad del sistema de acuerdo a los requerimientos.
S1 S2 V M A
0 0 0 1 0
0 1 1 0 0
1 0 0 0 1
1 1 0 1 0
Tabla1. Tabla de verdad para el sistema 1

Se procedió a realizar cada una de las ecuaciones para cada salida:


̅̅̅̅𝑆2
𝑉 = 𝑆1
̅̅̅̅̅̅̅
𝑀 = 𝑆1 𝑆2 + 𝑆1 𝑆2
𝐴 = 𝑆1 ̅̅̅
𝑆2

Fig.1 Esquema lógico del primer sistema simulado en Proteus


2. Sistema 2
Para este sistema se tienen 4 entradas (A, B, C, D) que son sensores que se encuentran en
la calle y dos salidas EO y NS, a continuación, se procedió a realizar las tablas de verdad
de este sistema:
A B C D EO NS
0 0 0 0 1 0
0 0 0 1 1 0
0 0 1 0 1 0
0 0 1 1 1 0
0 1 0 0 0 1
0 1 0 1 0 0
0 1 1 0 0 0
0 1 1 1 1 0
1 0 0 0 0 1
1 0 0 1 0 0
1 0 1 0 0 0
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 1 0 0
1 1 1 0 0 0
1 1 1 1 1 0
Tabla2. Tabla de verdad para el sistema 2

Se procederá a reducir por Karnaugh el sistema:


 Para EO:
CD AB 00 01 11 10
00 1 0 0 0
01 1 0 0 0
11 1 1 1 1
10 1 0 0 0

𝐸𝑂 = ̅̅̅̅
𝐴𝐵 + 𝐶𝐷
 Para NS:
CD AB 00 01 11 10
00 0 1 1 1
01 0 0 0 0
11 0 0 0 0
10 0 0 0 0

𝑁𝑆 = ̅̅̅̅
𝐶𝐷(𝐵 + 𝐴) = ̅̅̅̅̅̅̅̅
𝐶 + 𝐷 (𝐵 + 𝐴)
Fig.2 Esquema lógico del segundo sistema simulado en Proteus

III. CUESTIONARIO
1. Mencionar las diferencias de operación inherente entre los tipos de tecnología
TTL y CMOS y cómo hubiera influido en el desarrollo del laboratorio.
Explique.
CMOS TTL
Disipación La disipación de potencia depende de la 10 mW de disipación de potencia por
de potencia potencia de la fuente de poder, su compuerta.
frecuencia, carga en la salida y el tiempo de
arranque. A 1 MHz y a 50pF de carga, la
disipación de potencia es típicamente
10nW por compuerta.
Retrasos de Depende de la fuente de poder, los retrasos Retrasos de propagación son de 10ns al
propagación de propagación son usualmente de 25 ns a tratar con 15 pF/400 Ω de carga.
50 ns.

Nivel de Desde 0 a VDD donde VDD es la fuente de El rango de tensión está entre 0 y Vcc
tensión tensión. Un nivel bajo es cualquier valor donde Vcc es usualmente 4.75V –
entre 0 y 1/3 de VDD mientras que un nivel 5.25V. Un nivel bajo es representado
alto se representa como cualquier valor por niveles de tensión entre 0V– 0.8V,
entre 2/3 VDD y VDD. mientras que un nivel alto se representa
por niveles de tensión entre 2V – Vcc.
Existen además otras diferencias entre ambos tipos de tecnología:
 Los componentes CMOS son usualmente más caros que los equivalentes en TTL.
Sin embargo, la tecnología CMOS es más barata a nivel de sistema, esto debido a
los chips que poseen un menor tamaño además que requieren menos regulación.
 Los circuitos CMOS no drenan tanta potencia como los TTL en los períodos de
inactividad. Sin embargo, el consumo de potencia de los CMOS se incrementa
más rápidamente que los TTL al aumentar la velocidad del reloj. Un menor
consumo de corriente requiere menor distribución de la fuente de alimentación,
teniendo como producto un diseño más sencillo y barato.
 Debido a que los tiempos de subida y bajada son mayores, la transmisión de las
señales digitales resulta más sencilla y barata con los chips CMOS.
 Los componentes CMOS son más susceptibles a daños por descargas
electrostáticas con respecto a los componentes TTL.
La tecnología usada en el laboratorio fue la de TTL En este laboratorio se ha usado la
tecnología TTL 74L ya que tiene mayor velocidad y además que su tensión esta
comprendida entre 4.75V y 5.25V por lo que la podemos usar nuestra fuente de
alimentación de 5V para mayor exactitud además que seria suficiente para trabajar con
esta tecnología, a diferencia si hubiésemos utilizado la tecnología CMOS.
2. Mencionar definición, propiedades, características y ventajas de los circuitos
digitales. Influencia en el desarrollo tecnológico actual.
2.1. Definición y propiedades:
Un sistema digital binario es un conjunto de dispositivos que son destinados1 a la
generación, transmisión, manejo, procesamiento y almacenamiento de señales
digitales. También, y a diferencia de un sistema analógico, un sistema digital es
una combinación de dispositivos diseñados para manipular cantidades físicas o
información que se encuentre representada en forma digital; es decir, que
solamente pueda tomar valores discretos.
Para el análisis y la síntesis de sistemas digitales binarios se utiliza como herramienta el
álgebra de Boole.
 Sistemas digitales combinacionales: Aquellos cuyas salidas solo dependen del
estado de sus entradas en un momento dado. Por lo tanto, no necesitan módulos
de memoria, ya que las salidas no dependen de los estados previos de las entradas.
 Sistemas digitales secuenciales: Aquellos cuyas salidas dependen además del
estado de sus entradas en un momento dado, de estados previos. Esta clase de
sistemas necesitan elementos de memoria que recojan entonces se hCe ask y se
consigue el resultado
Para la implementación de los circuitos digitales, se utilizan puertas lógicas (AND, OR y
NOT), construidas generalmente a partir de transistores. Estas puertas siguen el
comportamiento de algunas funciones booleanas.
Según el propósito de los sistemas digitales, se clasifican en:
 Sistemas de propósitos especiales
 Sistemas de propósitos generales. Estos últimos permiten el cambio de su
comportamiento mediante la programación de algoritmos de soluciones de
problemas específicos. La mayoría de las computadoras modernas (año 2016) son
sistemas digitales de propósito general.
2.2. Características:
La electrónica digital utiliza sistemas en los que solo existen dos estados posibles con
ondas propias que se representan mediante dos niveles de tensión diferentes: un nivel alto
o high y un nivel bajo o low; niveles que pueden representar estados normalmente
contrarios como: interruptores abiertos y cerrados, encendido y apagado, lleno y vacío,
ceca y lejos, falso y verdadero, entre otros.
Con base en estos dos estados se representan cantidades a través de sistemas de
numeración y códigos. La representación numérica de estos dos estados se conoce como
binario y los dígitos que se emplean son el uno (1) y el cero (0), que en el sistema binario
se les denomina bit y se representan con unos niveles lógicos.
2.3.Ventajas:
 Reproducibilidad de resultados. Dado el mismo conjunto de entradas (tanto en
valor como en serie de tiempo), cualquier circuito digital que hubiera sido
diseñado en la forma adecuada, siempre producirá exactamente los mismos
resultados. Las salidas de un circuito analógico varían con la temperatura, el
voltaje de la fuente de alimentación, la antigüedad de los componentes y otros
factores.
 Facilidad de diseño. El diseño digital, a menudo denominado "diseño lógico", es
lógico. No se necesitan habilidades matemáticas especiales, y el comportamiento
de los pequeños circuitos lógicos puede visualizarse mentalmente sin tener alguna
idea especial acerca del funcionamiento de capacitores, transistores u otros
dispositivos que requieren del cálculo para modelarse.
 Flexibilidad y funcionalidad. Una vez que un problema se ha reducido a su forma
digital, podrá resolverse utilizando un conjunto de pasos lógicos en el espacio y
el tiempo.
 Velocidad. Los dispositivos digitales de la actualidad son muy veloces. Los
transistores individuales en los circuitos integrados más rápidos pueden
conmutarse en menos de 10 picosegundos, un dispositivo completo y complejo
construido a partir de estos transistores puede examinar sus entradas y producir
una salida en menos de 2 nanosegundos. Esto significa que un dispositivo de esta
naturaleza puede producir 500 millones o más resultados por segundo.
2.4.Influencia en el desarrollo actual.
Cuando se diseña un sistema digital, casi siempre se sabe que habrá una tecnología más
rápida, más económica o en todo caso, una tecnología superior para el mismo caso poco
tiempo.
Los diseñadores inteligentes pueden adaptar estos avances futuros durante el diseño
inicial de un sistema, para anticiparse a la obsolescencia del sistema y para ofrecer un
valor agregado a los consumidores. Por ejemplo, las computadoras portátiles a menudo
tienen ranuras de expansión para adaptar procesadores más rápidos o memorias más
grandes que las que se encuentran disponibles en el momento de su presentación en el
mercado.
De este modo, esto es suficiente para un matiz de mercadotecnia acerca del diseño digital.

3. Explicar la operación de los circuitos universales NAND y NOR. Esquemas.


3.1.Compuerta NAND
La puerta NAND es una puerta lógica que produce una salida falsa solamente si todas sus
entradas son verdaderas; por tanto, su salida es complemento a la de la puerta AND.
Cuando todas sus entradas están en 1 (uno) o en ALTA, su salida está en 0 o en BAJA,
mientras que cuando al menos una sola de sus entradas o ambas están en 0 o en BAJA,
su SALIDA va a estar en 1 o en ALTA.

A B S
0 0 1
0 1 1
1 0 1
1 1 0

Fig.3 Compuerta NAND

3.2.Compuerta NOR
La puerta NOR o compuerta NOR es una puerta lógica digital que implementa la
disyunción lógica negada, se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas están en 0 (cero) o en BAJA, su salida está en 1 o en
ALTA, mientras que cuando una sola de sus entradas o ambas están en 1 o en ALTA, su
SALIDA va a estar en 0 o en BAJA. NOR es el resultado de la negación del operador
OR. También puede ser visto como una puerta AND con todas las entradas invertidas. El
NOR es una operación completamente funcional. Las puertas NOR se pueden combinar
para generar cualquier otra función lógica. En cambio, el operador OR es monótono, ya
que solo se puede cambiar BAJA a ALTA, pero no viceversa.

A B S
0 0 1
0 1 0
1 0 0
1 1 0

Fig.4 Compuerta NOR


4. ¿Por qué una expresión lógica se expresa mayormente en forma de suma de
productos?
Es muy habitual en diseño que se trabaje con circuitos digitales de más de una salida. Sin
embargo, es posible tratar cualquier circuito de varias salidas como si fueran múltiples
circuitos de una salida (tantos como salidas haya).
Se toman aquellas combinaciones de variables de entrada que dan lugar a una salida de
valor Cada combinación da lugar a un término en forma de producto de las variables de
entrada. Para construir el término se observan los valores de las variables de entrada:
 Si el valor es 1 se escribe la variable tal cual (sin negar).
 Si el valor es 0 se escribe la variable negada.
Cada uno de los términos anteriores se concatenan mediante la operación suma debido a
que se obtiene un número mínimo de términos con el número posible de variables en cada
uno de ellos, con lo que se obtiene una expresión simplificada y se utilizan menos
compuertas lógicas para el armado de un circuito lógico.
5. Dibujar el circuito montado en el laboratorio, pero utilizando las compuertas
lógicas NAND y NOR. Comente la diferencia entre ambas

Fig.5 Circuito lógico del primer sistema usando puertas NAND y NOR
A simple vista podemos observar que ambos circuitos ocupan mas compuertas lógicas
con NAND y NOR que con las compuertas tradicionales

Fig.6 Circuito lógico del segundo sistema usando puertas NAND y NOR

6. Investigue y comente brevemente las tecnologías más empleadas en lógica


digital, mencionar las fuentes. Además, que utilidad encuentra en el ámbito
industrial desarrollar los esquemas del laboratorio.
6.1.Tecnología TTL:
Es una tecnología de construcción de circuitos electrónicos digitales. En los componentes
fabricados con tecnología TTLRS los elementos de entrada y salida del dispositivo son
transistores bipolares.
La tecnología TTL se caracteriza por tener tres etapas, siendo la primera la que le nombra:
 Etapa de entrada por emisor: se utiliza un transistor multiemisor en lugar de la
matriz de diodos de DTL.
 Separador de fase: es un transistor conectado en emisor común que produce en su
colector y emisor señales en contrafase.
 Driver: está formada por varios transistores, separados en dos grupos. El primero
va conectado al emisor del separador de fase y drenan la corriente para producir
el nivel bajo a la salida. El segundo grupo va conectado al colector del divisor de
fase y produce el nivel alto.
6.2.Tecnología CMOS
El semiconductor complementario de óxido metálico es una de las familias lógicas
empleadas en la fabricación de circuitos integrados. Su principal característica consiste
en la utilización conjunta de transistores de tipo pMOS y tipo nMOS configurados de
forma tal que, en estado de reposo, el consumo de energía es únicamente el debido a las
corrientes parásitas, colocado en la placa base.
En la actualidad, la mayoría de los circuitos integrados que se fabrican usan la tecnología
CMOS. Esto incluye microprocesadores, memorias, procesadores digitales de señales y
muchos otros tipos de circuitos integrados digitales de consumo considerablemente bajo.
Otra característica importante de los circuitos CMOS es que son “regenerativos”: una
señal degradada que acometa una puerta lógica CMOS se verá restaurada a su valor lógico
inicial 0 o 1, siempre que aún esté dentro de los márgenes de ruido que el circuito pueda
tolerar.
6.3.Tecnología ECL
Emitter Coupled Logic (lógica de emisores acoplados) pertenece a la familia de circuitos
MSI implementada con tecnología bipolar; es la más rápida disponible dentro de los
circuitos de tipo MSI.
Historia Puertas con diseños ECL se han implementado hasta con tubos de vacío, y por
supuesto con transistores discretos. Y la primera familia con diseño ECL, la ECL I,
apareció en el año 62 con las primeras familias de circuitos integrados. Ya en aquella
época se trataba de la familia más rápida (un retardo de propagación típico de 8ns.), y
también, era ya, la que más disipaba.
En la actualidad puede parecer que 8 ns es mucho cuando hay circuitos CMOS que con
un consumo muy bajo (sobre todo estático) superan con creces esta prestación, pero en
realidad la tecnología ECL también ha evolucionado tanto en diseño como en fabricación,
y en la actualidad se consiguen retardos netamente inferiores al nanosegundo, con un
consumo alto, pero no desorbitado.
Fuente:

 Microelectronics, Jacob Millman, 1979


 Electrónica Digital. Julio Díaz Calvo. Editorial Pueblo y Educación, 1989
IV. CONCLUSIONES
 El algebra booleana y los mapas de Karnaugh son herramientas que nos permiten
simplificar expresiones complejas en mas sencillas de manejar, esto para reducir
el numero de llaves lógicas a usar.
 Fuera del laboratorio, en la vida real, se debe saber identificar correctamente las
entradas y salidas de el sistema que se quiera analizar, puesto que un error en el
análisis provocaría la obtención de una incorrecta función lógica.
 Las compuertas NAND y NOR pueden desarrollar cualquier circuito integrado
debido a su universalidad, sin embargo, resulta más complejo su conexión debido
al incremento de componentes a usarse, sin embargo, en algunos casos resulta más
sencillo optar por dichas puertas, pero deben analizarse cuidadosamente las llaves
más convenientes para resolver el sistema.
 Un circuito integrado puede controlar cualquier proceso, pero su eficiencia
depende del diseñador ya que puede usar menos llaves lógicas y simplificar, pero
siempre debe realizarse un circuito propuesto con su respectiva tabla de verdad y
su reducción por Karnaugh esto es básico para cualquier circuito integrado.
 El orden al momento de armar un circuito físico es muy importante, asi como
verificar cuidadosamente que las conexiones estén bien hechas y de acuerdo a la
datasheet, esto ayuda a evitar el riesgo de equivocarnos y que nuestro circuito no
funcione adecuadamente.

También podría gustarte