Guia Dimmer Digital
Guia Dimmer Digital
Laboratorio de Ingeniería
Dimerización digital
Paso 1: Realizar la simulación y el montaje físico el detector de cruce por cero, ver el siguiente
circuito:
U1
2 15
RA0/AN0 RC0/T1OSO/T1CKI
3 16
RA1/AN1 RC1/T1OSI/CCP2/UOE
4 17
RA2/AN2/VREF-/CVREF RC2/CCP1/P1A
5 23
RA3/AN3/VREF+ RC4/D-/VM
6 24
RA4/T0CKI/C1OUT/RCV RC5/D+/VP
7 25
RA5/AN4/SS/LVDIN/C2OUT RC6/TX/CK
14 26
RA6/OSC2/CLKO RC7/RX/DT/SDO
13
OSC1/CLKI
33 19
Detector de cruce por cero RB0/AN12/INT0/FLT0/SDI/SDA RD0/SPP0
34 20
RB1/AN10/INT1/SCK/SCL RD1/SPP1
35 21
RB2/AN8/INT2/VMO RD2/SPP2
36 22
RB3/AN9/CCP2/VPO RD3/SPP3
37 27
RB4/AN11/KBI0/CSSPP RD4/SPP4
38 28
RB5/KBI1/PGM RD5/SPP5/P1B
39 29
RB6/KBI2/PGC RD6/SPP6/P1C
40 30
RB7/KBI3/PGD RD7/SPP7/P1D
8
RE0/AN5/CK1SPP Salida a etapa de potencia
9
RE1/AN6/CK2SPP
10
RE2/AN7/OESPP
18 1
VUSB RE3/MCLR/VPP
PIC18F4550
El software debe detectar en su pin RB0 la señal enviada por el detector de cruce por cero, a
partir de ese instante, realizar un retardo menor a un cuarto de periodo de la señal AC y luego
encender la salida a la etapa de potencia hasta que se vuelva a detectar el siguiente nivel de cruce
por cero. (Ver la siguiente imagen)
La parte gris correspondiente a off es el instante de tiempo del retardo aplicado después de
detectar la señal de cruce por cero a mayor tiempo de off, menor intensidad de la lámpara.
R7 AC
1
2
330
R8 U4
1 6 TBLOCK-I2
RB5
220
U3 CARGA
Q4015L5
2 4 1
2
MOC3021
TBLOCK-I2