CUESTIONARIO PREVIO N°7 (QUINTANA, JOHN)
CUESTIONARIO PREVIO N°7 (QUINTANA, JOHN)
CUESTIONARIO PREVIO N°7 (QUINTANA, JOHN)
fcfdvngbvccx
CÓDIGO:
ALUMNO : QUINTANA HUAMALIES, JOHN 15190125
2020
Los multiplexores son circuitos combinacionales con varias entradas y una única
salida de datos. Están dotados de entradas de control capaces de seleccionar una, y
solo una, de las entradas de datos para permitir su transmisión desde la entrada
seleccionada hacia dicha salida.
El multiplexor es una aplicación particular de los decodificadores, tal que existe una
entrada de habilitación (EN) por cada puerta AND y al final se hace un OR entre
todas las salidas de las puertas AND.
Selector de entradas.
Serializador: Convierte datos desde el formato paralelo al formato serie.
Transmisión multiplexada: Utilizando las mismas líneas de conexión, se
transmiten diferentes datos de distinta procedencia.
Realización de funciones lógicas: Utilizando inversores y conectando a 0 o 1
las entradas según intereses, se consigue diseñar funciones complejas, de un
modo más compacto que con las tradicionales puertas lógicas.
Esquema de un multiplexor 2 a 1. Puede ser
comparado a un conmutador controlado.
Hemos visto cómo a un multiplexor le llegan números por distintas entradas y según
el número que le llegue por la entrada de selección, lo manda por la salida o no.
¡¡Números!!
Recordemos que los circuitos digitales sólo trabajan con números.
Pero estos números, vimos que siempre vendrán expresados en binario y por tanto
se podrán expresar mediante bits. ¿Cuantos bits? Depende de lo grande que sean los
números con los que se quiere trabajar.
En el interior de los microprocesadores es muy normal encontrar multiplexores de 8
bits, que tienen varias entradas de datos de 8 bits. Pero se puede trabajar con
multiplexores que tengan 4 bits por cada entrada, o incluso 2, o incluso 1bit. En la
figura 5.4 se muestran dos multiplexores que tienen 4 entradas de datos. Por ello la
entrada de selección tiene dos bits (para poder seleccionar entre los cuatro canales
posibles). Sin embargo, en uno las entradas de datos son de 2 bits y en el otro de 1
bit.
Y(A,B,C,D) = A B C + A /B C D + /A B /C D
Sol.:
Y(A, B, C, D) = A B C + A /B C D + /A B /C D
Analizando la función Y:
Y(A, B, C, D) = A B C (/D + D) + A /B C D + /A B /C D
Y(A, B, C, D) = A B C /D + A B C D + A /B C D + /A B /C D
Hallar la tabla de verdad, donde A= MSB (bit más significativo) D= LSB (bit
menos significativo)
Y X =Ý
A B C D
(Salida activa en nivel alto) (Salida activa en nivel bajo)
0 0 0 0 0 1
0 0 0 1 0 1
0 0 1 0 0 1
0 0 1 1 0 1
0 1 0 0 0 1
0 1 0 1 1 0
0 1 1 0 0 1
0 1 1 1 0 1
1 0 0 0 0 1
1 0 0 1 0 1
1 0 1 0 0 1
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 1 0 1
1 1 1 0 1 0
1 1 1 1 1 0
¿Qué MUX comercial utilizaría?
En este caso utilizaremos el Multiplexor 74LS150 que involucra 4 entradas selectoras (D,
C, B Y A) para datos de 16 entradas. En el caso de la simulación, D (MSB) Y A (LSB).
Además la salida Y es activa en nivel bajo.
CIRCUITO ORIGINAL
CIRCUITO PARA LA SIMULACIÓN:
F(A,B,C,D) = A B + A C( /D) + BC + C D.
Se pide:
Diseñar la función utilizando el decodificador 4 a 16 con salidas
activas en bajo (74LS154)
a) Añadir en cada caso las puertas lógicas adicionales mínimas que
se consideren necesarias.
b) Diseñar la función utilizando un multiplexor comercial y puertas
lógicas adicionales.
Veamos de a) y b):
Utilizando el decodificador de 4 a 16: