Informe 4 en Proceso
Informe 4 en Proceso
Informe 4 en Proceso
INFORME PREVIO:
1. Analizar y señalar las características eléctricas y electrónicas de los CI – TTL:
74LS83, 74LS82, 74LS86, en base a las hojas de datos.
CI 74LS83 - Sumador binario de 4 bits
Condiciones Recomendadas de Operación
Características Eléctricas
CI 74LS82
Condiciones Recomendadas de Operación
CI 74LS86
Condiciones Recomendadas de Operación
Características Eléctricas
HALF ADDER(SEMISUMADOR)
Un semisumador admite dos dígitos binarios en sus entradas y genera dos
dígitos binarios en sus salidas: un bit de acarreo. Se representan como la
figura.
Cada vez que se pulsa el pulsador P se genera un pulso a nivel alto, por lo que esta
señal habrá que pasarla por una puerta inversora para que active la carga en paralelo
del contador (activa a nivel bajo).
Cuando se conecta el cable a la alimentación, el condensador se carga a la tensión de
+5 V y a la salida de la puerta inversora se detectará un 0 que realizará la carga en
paralelo del contador. En el momento que se desconecte el cable de la alimentación y
se deje al aire, el condensador empezará a descargarse por la resistencia con una
constante de tiempo de 18 ms. En el momento que el valor de tensión baje del umbral
de detección de un 0 en la entrada de la puerta, esta conmutará su salida a un 1 y la
señal de carga en paralelo dejará de ser activa permitiendo la evolución del contador.
Aplicaciones
Temporizador.
Oscilador.
Divisor de frecuencia.
Modulador de frecuencia.
6. Obtenga el datasheet (lo más importante) de los circuitos integrados a utilizar.
CI 7483 (Sumador de 2 números de 4 bits)
Tabla de Verdad
Diagrama de Conexión
Diagrama de Conexión
CI 74LS86 (Compuerta XOR)
Tabla de Verdad
Diagrama de Conexión
Diagrama de Conexión
CI 74LS02 (Compuerta NOR)
Tabla de Verdad
Diagrama de Conexión
Diagrama de Conexión
CI 74LS74 Flip Flop D
Tabla de Verdad
Diagrama de Conexión
IV. PROCEDIMIENTO
CIRCUITOS ARTIMETICOS
1. Realizar la suma de dos números de 4 bits cada uno a partir de sumadores completos
como el CI.7482. Anotar el resultado
1110+1010=11000
RESTA P= 0
LATCH
4. Implemente el siguiente circuito.
5. Compruebe su funcionamiento y anótelo una tabla
S R Q Q*
0 0 Se mantiene
0 1 0 1
1 0 1 0
1 1 Indefinido
6. Cambie el Latch del punto 5 con uno construido con puertas NAND
S R Q Q*
0 0 Indefinido
0 1 1 0
1 0 0 1
1 1 Se mantiene
E S R Q Q’ Descripción
0 X X NC NC No cambia
1 0 0 NC NC No cambia
1 0 1 0 1 RESET
1 1 0 1 0 SET
1 1 1 1 1 No válido
E S R Q Q’ Descripción
1 0 0 X X Se mantiene
1 0 1 0 1 RESET
1 1 0 1 0 SET
1 X X NC NC No válido
E S R Q Q’ Descripción
1 0 0 X X Se mantiene
1 0 1 0 1 RESET
1 1 0 1 0 SET
0 X X NC NC No válido
FLIP-FLOP
12. Arma el circuito para probar el flip flop tipo D.
13. Aplique los niveles y pulso de reloj necesarios (circuito anti rebote) y anote sus
resultados en una tabla.
CLK
D
Q
18. Aplique los niveles y pulso necesarios y anote sus resultados en una tabla.
Señal CK (1 a 0) y PRE=1
Señal CK (1 a 0) PRE=0
CLK
J
K
Q
V. CUESTIONARIO FINAL
1. Fundamente cómo funciona el circuito del punto 2 y 3 de la práctica.
SUMMADOR DE 2 NUMEROS DE 4 BITS
Las entradas son A, B, Cin que son las entradas de bits A y B, y Cin es la entrada
de acarreo. Por otra parte, la salida es S y Cout es la salida de acarreo. El
sumador completo de 4 bits es una concatenación de 4 sumadores binarios
completos de 1 bit, la concatenación se realiza a través de los terminales de
acarreo saliente (Cin) y acarreo entrante (Cout).
OBSERVACIONES
La tabla de verdad de un Latch SR con compuertas NAND y/o NOR depende de en qué
posición estén las entradas respectos a las compuertas
lógicas y si se encuentran negadas.
Un flip flop RS tiene un comportamiento similar al Latch con compuertas NOR.
Los Latch permiten evitar los “glitches” siendo aplicados para anti rebotes
VII. BIBLIOGRAFIA:
Tocci Ronald: “SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES”. Prentice Hall 2002
México