Controles Electricos PF

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 18

INSTITUTO TECNOLOGICO DE LOS MOCHIS.

INGENIERÍA ELECTROMECÁNICA

MATERIA:

CONTROLES ELECTRICOS

TEMA:

PROYECTO INTEGRADOR

PROFESOR:

Ing. Galaviz Corrales Jorge Aurelio

INTEGRANTES:

Ayala Miranda Paulo Cesar No.15441670


Castro Carretas Jesús Emmanuel No.18441571
Hamed Félix José Aaron No.15440458
Higuera reyes Arturo No.15441123

LOS MOCHIS, SINALOA, MÉXICO. 05/12/2019


Indice
Introducción...............................................................................................................1
Marco teórico.............................................................................................................2
Compuertas............................................................................................................2
Compuerta and...................................................................................................2
Relés.......................................................................................................................3
Relé de barrido....................................................................................................3
Accionadores..........................................................................................................3
Latch (setreset)...................................................................................................3
Temporizadores......................................................................................................4
Temporizador anual............................................................................................4
Temporizador semanal...........................................................................................5
Descripción de la función....................................................................................5
Marcas....................................................................................................................7
Problemática a resolver...........................................................................................10
Diagrama de circuito de control...............................................................................11
Programa de control desarrollado...........................................................................12
Conclusión...............................................................................................................13
Biografía...................................................................................................................14
No hay ninguna fuente en el documento actual

No hay ninguna fuente en el documento actual


Introducción

Para realizar este proyecto tuvimos que contar con los conocimientos necesarios
adquiridos en la materia durante el semestre y semestres anteriores de otras
materias relacionados a la programación, compuertas lógicas, etc. Para empezar
su realización se utilizaron con unas series de compuertas lógicas, temporizadores
anuales, semanales, relé de barrito, pantallas, botones, set reset para suspender
el sistema como lo marca la problemática del proyecto.

Se colocaron los temporizadores anuales acorde el periodo de duración de las


clases escolares, las semanales se colocaron acorde a los días de las semanas
de estudio para la realizar del timbre se usaron relé de barrido para temporizar los
segundos que requiere que tocara el timbre, seguido de una serie de compuertas
tanto and, or, xor, seguido de pantallas de texto para saber el proceso que está
realizando el sistema. El proceso de la iluminación fue similar solamente se
quitaron unos componentes como el relé de barrido.

1
Marco teórico
A continuación, daremos a conocer los conceptos relacionados con nuestro
proyecto, daremos a conocer las compuertas, relevadores, marcas, accionadores
y temporizadores.

Compuertas
Compuerta and
La puerta and o compuerta and es una puerta lógica digital que
implementa la conjunción lógica, se comporta de acuerdo a
la tabla de verdad mostrada a la derecha; esta
tendrá una salida alta, únicamente cuando los valores de ambas
entradas sean altos, si algunas de estas entradas no son altas,
entonces tendrá un valor de salida baja, desde el punto de vista
funcional, la puerta and es un multiplicador pues su salida es el
producto de sus entradas, adicionalmente, encuentra
el mínimo entre dos dígitos binarios, así como la puerta or encuentra el máximo, la
puerta and puede usarse como inhibidor, los datos que llegan a una de las
entradas (a) se transmiten a la salida (c) mientras la otra entrada (b) reciba 1 (vdd)
si esta entrada es 0 (gnd) la salida en (c) es 0 independientemente de la señal en
(a), para que el bit inhibidor (b) se active con 1 (vdd) en lugar de con 0, sería
necesario añadir una puerta not en dicha entrada.

Ésta compuerta juega un papel muy importante en éste proyecto por su uso
debido, ya que necesitamos el horario de ciclo y el horario semanal activas para
que cumpla su función dentro de los rangos requeridos, en éste caso fue en el
rango de un ciclo escolar.

2
Relés
Relé de barrido
En éste proyecto necesitamos un relé de barrido (relé de
pulsos) la función de éste es que tiene un temporizador
integrado en el cual se le asigna un tiempo y a partir de ese
tiempo asignado manda un pulso para cortar todo aquello que
tenga conectado, en nuestro caso fue el pilar de nuestro timbre.

Accionadores
Latch (setreset)
Un latch (late memory) es un circuito electrónico biestable asíncrono usado para
almacenar información en sistemas lógicos digitales, un latch puede almacenar
un bit de información, asimismo los latches se pueden agrupar de tal manera que
logren almacenar más de 1 bit, por ejemplo el latch quad capaz de almacenar
cuatro bits y el latch octal capaz de almacenar ocho bits. Los latches son
dispositivos biestables asíncronos que no tienen entrada de reloj y cuyo cambio en
los estados de salida es función del estado presente en las entradas y de los
estados previos en las salidas retroalimentación, los latches a diferencia de
los flip-flops no necesitan una señal de reloj para su funcionamiento.

El latch lógico más simple es el sr, donde r y s representan los estados reset y set
respectivamente, el latch es construido mediante la interconexión retroalimentada
de puertas lógicas nor negativo or, o bien de puertas lógicas nand aunque en este
caso la tabla de verdad tiene salida en lógica negativa para evitar la incongruencia

3
de los datos, el bit almacenado está presente en la salida marcada como q y q su
complementación (valor negativo a q).

Al tener dos entradas para el ingreso de datos s y r,


tenemos 4 posibles combinaciones recordando que
2n representa las combinaciones posibles con datos
binarios, donde 'n' representa el número de bits a trabajar.
Cada combinación define el estado presente en q, de esta
manera tenemos la siguiente tabla de verdad:

Temporizadores
Temporizador anual

La salida se controla mediante una fecha de activación y


desactivación configurable. El temporizador puede configurarse
para que se active anualmente, mensualmente, o bien con una
base de tiempo personalizada. En cualquier modo, la salida del temporizador
también puede configurarse como salida de impulso durante el período de tiempo
definido. El período de tiempo puede configurase en el rango comprendido entre el
1 de enero de 2000 hasta el 31 de diciembre de 2099.

4
Temporizador semanal
Descripción de la función

Cada temporizador semanal está equipado con tres levas, para


cada una de estas puede configurarse un intervalo de tiempo,
mediante las levas se predeterminan los momentos de conexión y
desconexión, en un determinado momento, el temporizador semanal activa la
salida, siempre y cuando esta no esté activada aún.

El temporizador semanal desactiva la salida en el momento de desconexión si


este se ha configurado, o bien al final del ciclo si se ha especificado una salida de
impulso, si se ha definido un mismo momento de conexión y desconexión para un
temporizador semanal, pero en distintas levas, se produce un conflicto, en este
caso, la leva 3 tiene prioridad sobre la leva 2 y esta, a su vez, sobre la leva 1.

El estado de conexión del temporizador semanal depende del estado de las tres
levas no1, no2 y no3.

Momentos de conexión

El momento de conexión puede estar comprendido entre las 00:00 h y las 23:59 h.
el momento de conexión también puede configurarse como señal de impulso, el
bloque de temporizador se activa a la hora indicada durante un ciclo. Luego se
desactiva la salida, en este caso, el momento de desconexión está desactivado,
puesto que no se necesita.

Particularidades acerca de la configuración

5
El diálogo de propiedades del bloque contiene una ficha para cada una de las tres
levas. Allí puede ajustar los días de la semana para las levas, además, en cada
ficha es posible definir el momento de conexión y desconexión de cada leva (en
horas y minutos). Por tanto, el ciclo de conmutación mínimo es un minuto, en cada
ficha también puede especificarse una salida de impulso para la leva.

Los momentos de conexión y desconexión pueden desactivarse individualmente,


lo que permite alcanzar ciclos de conmutación de más de un día. Por ejemplo,
puede conectar el temporizador con la leva 1 el lunes a las 7:00 h y desconectarlo
con la leva 2 el miércoles a las 13:07 h y desactivar la hora de conexión de la leva
2.

6
Marcas

Los bloques de marcas devuelven en su salida la señal de entrada. Logo


0ba7 provee 27 marcas digitales (m1 a m27) y 16 marcas analógicas
(am1 a am16). Logo 0ba8 dispone de 64 marcas digitales (m1 a m64) y
64 marcas analógicas (am1 a am64).

0ba6: 27 marcas digitales (m1 a m27); seis marcas analógicas (am1 a


am6).

0ba4, 0ba5: 24 marcas digitales (m1 a m24); seis marcas analógicas (am1 a
am6)

0ba3, 0ba2: ocho marcas digitales (m1 a m8)


0ba1: cuatro marcas digitales (m1 a m4)
0ba0: cero marcas

En la configuración de bloques puede asignar un nuevo número a una marca,


siempre y cuando el nuevo número no exista aún en el programa.

En la salida está aplicada siempre la señal del anterior ciclo del programa. Este
valor no cambia en el ciclo actual del programa.

Subtema pantalla de texto

Está en modo run, esta función muestra textos de aviso y parámetros de otros
bloques en el display integrado de logo.

7
Configuración

Además de las entradas del bloque de función y los parámetros del texto de aviso,
los siguientes ajustes ofrecen un control adicional de la visualización de textos de
aviso:

 Selección del juego de caracteres: puede elegir entre crear un texto


utilizando el juego de caracteres primario o el secundario. Estos dos juegos
de caracteres se seleccionan bien sea en el menú "config. Avisos” del
módulo base logo. Bien utilizando el comando de menú archivo →
configuración del texto de aviso.
 Destino del aviso: aquí puede seleccionar si el texto de aviso debe
visualizarse en el display integrado de logo, de o bien en ambos. Si
selecciona como destino el servidor web, los textos de aviso de logo
Pueden visualizarse en el servidor web.

8
 Configuración del ticker: el texto de aviso puede visualizarse en un ticker
(texto en movimiento), o bien de forma fija. Hay dos tipos de tickers para
avisos, a saber:
o Carácter por carácter
o Línea por línea

Cada línea de un texto de aviso también puede configurarse como ticker. El


ajuste "carácter por carácter" o "línea por línea" se aplica a todas las líneas
que se configuren como ticker. Active la casilla de verificación junto a un
número de línea para configurar esa línea como ticker.

9
Problemática a resolver

10
Diagrama de circuito de control

11
Programa de control desarrollado

12
Conclusión

Concluimos que para realizar el proyecto tuvimos que tener conocimientos previos
sin los cuales no lo hubiéramos realizado, todas las compuertas y componentes
que utilizamos en el trabajo dio como resultado la obtención del proyecto final
buscando siempre la mejor realización, tratando al máximo de simplificar siembre
la programación de bloques pero sin dejar por un lado la efectividad de su
funcionamiento y realizara el control tanto del timbre como la iluminación del
problema planteado.

13
Biografía

areatecnologia. (24 de enero de 2007). areatecnologia. Obtenido de areatecnologia:


https://www.areatecnologia.com/electricidad/plc-logo.html

infplc. (26 de diciembre de 2015). infplc. Obtenido de infoplc:


https://www.infoplc.net/descargas/218-siemens/automatas/logo/2402-introduccion-
programacion-logo

pulido, M. Á. (2009). Controladores Lógicos. mexico: marcobo.

simens. (2006). manual. EU.

Staff, L. (04 de junio de 2019). Logicbus Staff. Obtenido de Logicbus Staff:


https://www.logicbus.com.mx/blog/compuertas-logicas/

wikipedia. (03 de octubre de 2015). wikipedia. Obtenido de wikipedia:


https://es.wikipedia.org/wiki/Puerta_l%C3%B3gica

14
15

También podría gustarte