Tema 9. Relación
Tema 9. Relación
Tema 9. Relación
RELACIÓN
Tema 9: Circuitos Secuenciales.
Reflexión:
Sin dedicación y esfuerzo no hay talento que valga.
LATCHES
1. Dibuja la señal de salida Q que le corresponde a un biestable S-R asíncrono según el siguiente cronograma.
2. A un latch D con entrada de validación se le aplican las formas de onda indicadas a continuación. Teniendo en
cuenta que el estado inicial del latch es reset, determina la forma de onda de la salida Q.
FLIP-FLOPS
3. A un biestable J-K síncrono se le aplican las señales de entrada del siguiente cronograma:
Dibuja la señal de salida Q si el biestable se encuentra inicialmente en reset para los siguientes casos de
activación:
a) Por nivel.
b) Por flanco de subida.
c) Por flanco de bajada.
Dibuja la señal de salida Q si el biestable se encuentra inicialmente en reset para los siguientes casos de
activación:
a) Por flanco de subida.
b) Por flanco de bajada.
REGISTROS DE ALMACENAMIENTO
5. Construye un registro de entrada paralelo, salida paralelo mediante biestables D para almacenar una palabra
binaria de 4 bits.
REGISTROS DE DESPLAZAMIENTO
CONTADORES ASÍNCRONOS
7. Dibuja un contador asíncrono ascendente de 3 bits con básculas tipo T activados por flanco de bajada.
Además, dibuja su cronograma suponiendo que todos los flip-flops al inicio están reseteados.
8. Dibuja un contador asíncrono descendente de 3 bits con básculas tipo J-K activados por flanco de bajada.
Además, dibuja su cronograma suponiendo que todos los flip-flops al inicio están reseteados.
9. Dibuja un contador asíncrono ascendente de 4 bits con básculas tipo J-K activados por flanco de subida.
Además, dibuja su cronograma suponiendo que todos los flip-flops al inicio están reseteados.
10. Dibuja un contador asíncrono descendente de 4 bits con básculas tipo J-K activados por flanco de subida.
Además, dibuja su cronograma suponiendo que todos los flip-flops al inicio están reseteados.
11. ¿Qué frecuencia resultaría en la cuarta salida de un contador asíncrono, si se le inyecta una señal de reloj de
1.000 Hz?
13. Dibuja un contador síncrono ascendente de 3 bits con básculas tipo T activados por flanco de subida.
14. Dibuja un contador síncrono ascendente de 3 bits con básculas tipo J-K activados por flanco de bajada.
15. Dibuja un contador síncrono descendente de 3 bits con básculas tipo J-K activados por flanco de bajada.
16. Dibuja un contador síncrono ascendente de 4 bits con básculas tipo J-K activados por flanco de bajada.
17. Diseña un contador asíncrono con biestables y puertas lógicas que cuente de 0 a 5. Indica claramente las
salidas y sus pesos.
19. Diseña un contador asíncrono de módulo 7 con biestables J-K activados por flanco de subida y las puertas
lógicas necesarias.
20. Diseña un contador asíncrono ascendente de década con biestables J-K activados por flanco de subida y las
puertas lógicas necesarias.
21. Diseña un contador síncrono ascendente de módulo 6 con biestables J-K activados por flanco de subida y las
puertas lógicas necesarias.
22. Diseña un contador síncrono de módulo 7 con biestables D activados por flanco de subida y las puertas lógicas
necesarias.
CONTADORES REVERSIBLES
23. Diseña un contador asíncrono que cuente cíclicamente de 0 a 9 (del 9 pasa al 0). Para dicha construcción se
dispone de biestables J-K síncronos que se activan en el flanco de bajada de la señal de reloj con entradas
asíncronas de PRESET y CLEAR.
a) Por 2.
b) Por 4.
c) Por 8.
d) Por 16.
25. Empleando contadores de décadas como el que se muestra a continuación, diseña un circuito que divida por 60
la frecuencia de una señal de reloj.