TP Elen
TP Elen
TP Elen
MANAGEMENT DE QUALITÉ
Réaliser par:
• JAMMAL Rachida
• WAHBI Salma
• ZOUITIN Safaa
• MBIRI Noura
• SIBOUS Hajar
• NAKOULI Hajar
Encadré par :
Mr Benhida
TRAVAUX PRATIQUE:
ELECTRONIQUE NUMÉRIQUE
Sommaire
I. Le but de tp ........................................................................ 2
II. Etude de la logique combinatoire câblée : ......................... 2
III. Etude de Simulateur de logique numérique : .................. 3
IV. Comparateurs .................................................................. 4
V. Multiplexeur....................................................................... 5
VI. Décodeur ......................................................................... 5
VII. Afficheur 7 segments : ..................................................... 6
1. Table de vérité : ............................................................... 6
2. Tableaux Karnaugh de «a » :............................................ 6
3. L’expression de « a » : ..................................................... 7
VIII. Compteur binaire modulo 8 synchrone : ......................... 7
1. Table de vérité : ............................................................ 7
2. Tableau de Karnaugh :................................................... 8
3. Schéma logique de compteur modulo 8 synchrone : ... 9
4. Compteur SN74LS293 :.................................................. 9
IX. Compteur Binaire Modulo 6 asynchrone : ...................... 9
1
I. Le but de tp
Réaliser un ensemble de circuits combinatoires à partir des logiques
combinatoires câblée EDD 100 000 et EDD 120 000.
2
III. Etude de Simulateur de logique numérique :
Un simulateur logique est un outil logiciel permettant de connaître la réponse
d'un circuit numérique à des signaux binaires.
1. Caractéristiques :
Le pack EDD - 120 est composé de la carte EDD 120 000 et de ses
accessoires. Associé à la gamme EDD - 100, il permet l’étude des circuits
fondamentaux de la logique numérique : Compteurs, comparateurs, registres,
multiplexeurs et démultiplexeurs, Unité Arithmétique et Logique :
3
IV. Comparateurs
Le comparateur est un circuit qui réalise l’opération de comparaison A et
B représentent par 2 bits A (a0 a1) B (b0 b1) :
4
V. Multiplexeur
VI. Décodeur
5
VII. Afficheur 7 segments :
Un affichage à sept segments est
une technique d'affichage basé sur sept
segments qui peuvent être activés ou
désactivés en fonction du motif graphique
à produire.
1. Table de vérité :
(N)10 A B C D a b c d e f g
0 0 0 0 0 1 1 1 1 1 1 0
1 0 0 0 1 0 1 1 0 0 0 0
2 0 0 1 0 1 1 0 1 1 0 1
3 0 0 1 1 1 1 1 1 0 0 1
4 0 1 0 0 0 1 1 0 0 1 1
5 0 1 0 1 1 0 1 1 0 1 1
6 0 1 1 0 1 0 1 1 1 1 1
7 0 1 1 1 1 1 1 0 0 0 0
8 1 0 0 0 1 1 1 1 1 1 1
9 1 0 0 1 1 1 1 1 0 1 1
2. Tableaux Karnaugh de «a » :
CD 00 01 11 10
AB
00 1 0 1 1
01 0 1 1 1
11 x x x x
10 1 1 X x
6
3. L’expression de « a » :
a = A + C + BD + B̅D̅
1. Table de vérité :
Qn Qc Qb Qa
Qc Qb Qa Kc Jc Kb Jb Ka Ja
0 0 0
φ 0 φ 0 φ 1
0 0 1
φ 0 φ 1 1 φ
0 1 0
φ 0 0 φ φ 1
0 1 1
φ 1 1 φ 1 φ
1 0 0
0 φ φ 0 φ 1
1 0 1 0 φ φ 1 1 φ
1 1 0 0 φ 0 φ φ 1
1 1 1 1 φ 1 φ 1 φ
7
2. Tableau de Karnaugh :
Ja = 1
Qb Qa
Qc 00 01 11 10
0 1 1 1 1
Φ Φ Φ φ
1
00 01 11 10
Qb Qa
Qc
Φ Φ Φ Φ
0
1 1 1 1
1
Ka= 1
8
3. Schéma logique de compteur modulo 8 synchrone :
4. Compteur SN74LS293 :
9
a. Détermination la fonction de CLEAR :
Qb Qa 00 01 11 10
Qc
1 1 1 1
0
1 1 Φ 0
1
b. Schéma de compteur :
10
2. Compteur SN74LS290 :
11