Synthétiseur de Fréquence Important
Synthétiseur de Fréquence Important
Synthétiseur de Fréquence Important
ISSN 1813-548X
Résumé
Cet article décrit la simulation et la conception d'un synthétiseur de fréquence destiné
pour les applications des communications mobiles sur GSM. Dans ce travail, nous
discutons les effets du bruit de phase dans chaque composant dans le circuit et les raies
de référence sur les performances du système. Une évaluation précise du filtre de boucle
est nécessaire afin d’optimiser les performances du circuit en trouvant un compromis
entre le temps du changement de la fréquence (PLL lockup time) et les raies de référence.
Abstract
Design and optimisation of frequency synthesizer for mobile
communications on GSM
This paper describes the simulation and the design of a frequency synthesizer for use in
mobile GSM communications. In this work, we discus the effect of the phase noise on
each component in the circuit and the effect of reference spurs on the system
performances. An accuracy evaluation of the loop filter is necessary to optimise the ratio
between the PLL lockup time and the amplitude of reference spurs.
1. Introduction
Dans les systèmes de communications sans fil modernes, les caractéristiques du bruit de
phase du synthétiseur de fréquence jouent un rôle critique dans les performances du
système. Un bruit de phase plus important que celui désiré peut causer la dégradation
des performances du système en réduisant le rapport signal-bruit et en augmentant la
puissance du canal adjacent ainsi le rejet de ce canal devient difficile [1].
Tandis que de nombreux facteurs affectant le bruit de phase dans les synthétiseurs de
fréquence à base de PLL sont bien compris, les concepteurs négligent souvent d’autres
facteurs additionnels.
Négliger ces facteurs additionnels peut causer la dégradation des performances du
système, quand une analyse plus complète peut apporter des solutions plus élégantes.
Les boucles d’asservissement de phase permettent d’effectuer une détection cohérente
du signal ou, dans d’autres cas d’effectuer un filtrage très sélectif du signal éliminant le
maximum de bruits. Dans ce travail, nous discutons les effets du bruit de phase dans
chaque composant dans le circuit (oscillateur pilote quartz, l’oscillateur contrôlé par
tension, les diviseurs de fréquence, comparateur de phase) [2] et les raies de référence
sur les performances du système.
2. Théorie et Conception
La Figure 1 présente l’architecture classique d’un synthétiseur de fréquence utilisant
une boucle à verrouillage de phase (Phase locked loop PLL). La PLL est un système bouclé
dans lequel la phase d’un signal d’entrée est asservie à la phase d’un signal de
référence Fref. L’architecture du synthétiseur de fréquence est composée des éléments
suivants: un comparateur phase-fréquence suivi d’une pompe de charge, un filtre de
boucle, un oscillateur contrôlé en tension (VCO) et des diviseurs de fréquence.
Dans ce type de synthétiseur, la fréquence de sortie peut s’écrire :
N
Fout = F0 (1)
M
Fref Fout
Comparateur Pompe de Filtre
F0 1/M phase -fréquence charge VCO
de boucle
1/N
Sélection du canal
Sortie de la
pompe de
R3 Vers VCO
charge
R2
C3
C1
C2
où Z(s) est la fonction de transfert du filtre de deuxième ordre donnée par l’équation (3) [1],
s.C 2 .R2 + 1
Z ( s) = (3)
s C1 .C 2 .R2 + s.C1 + s.C 2
2
Dans la plupart des PLL conventionnelles, plusieurs paramètres de conception des PLL
peuvent être traités en tant que valeurs constantes. Cette approximation linéaire fournit
une bonne évaluation des performances de la boucle. Les valeurs des constantes de
conception du filtre de PLL dépendent de l’application spécifique. Par exemple, la
constante du détecteur de phase KФ est déterminée par l’amplitude du courant de sortie
de la pompe de charge du synthétiseur [3,4].
Quelques connaissances de base de la théorie de contrôle pour les boucles sont
nécessaires afin de comprendre la dynamique du filtre de PLL. Un modèle mathématique
linéaire représentant la phase de PLL dans l’état verrouillé est présenté à la Figure 3
[5]. Un intégrateur additionnel de fonction de transfert (1/S) est introduit à côté du VCO
pour transformer sa fonction de transfert de manière à obtenir une grandeur phase à sa
sortie.
θr θe K vco θ0
Χ KØ F(s)
+
- S
θi
1/N
Le bruit dans un oscillateur de référence est amplifié dans la boucle par le gain de la
fonction de transfert de la boucle fermée. Une approximation simple pour cette source de
bruit due au cristal de référence peut se faire comme pour n’importe quel oscillateur où il
est inversement proportionnel à la fréquence excentrée [6].
Des approximations d’ordres supérieurs peuvent être employées mais l’expérience a
montré que l’approximation 1/f est un point de départ intéressant.
Si un TCXO est employé, les données du bruit de phase devraient être obtenues du
fabricant de sorte que les valeurs de référence puissent être employées avec les
modèles.
Le bruit dans un oscillateur de référence, Ntcxo (f), à la sortie du synthétiseur est exprimé
au moyen de la relation (8) [1],
N tcxo − ref
10( )
20 1
N tcxo ( f ) = .( K ( f ). ) (8)
f M
f tcxo − ref
Ntcxo_ref est le bruit de référence donné par le constructeur et ftcxo_ref est la fréquence
excentrée (offset) pour laquelle le bruit de référence est spécifié.
Il est très connu que dans un oscillateur à transistor FET la principale source de bruit est
une source basse fréquence qui module le signal micro-onde par l’intermédiaire de
l’impédance non linéaire du transistor.
Dans ce travail, nous employons une simple approximation permettant d’écrire que le
bruit est inversement proportionnel à la fréquence excentrée (offset) de la fréquence
centrale. Ce bruit NVCO(f) dans le VCO, à la sortie du synthétiseur, est exprimé au moyen
de la relation (10) [7] :
Kvco2 Kvco3
Nvco = Kvco + + (10)
f2 f3
Il est important de se rendre compte que dans un système de ce type, le bruit généré par
les résistances du filtre passe-bas peut affecter l’entrée du VCO même si la PLL n’était
pas reliée (fermée).
Les résistances et les dispositifs actifs tels que les amplificateurs opérationnels
produisent des tensions du bruit. Dans le cas d'un amplificateur opérationnel, le bruit
devrait être spécifié. Dans le cas d'une résistance, cette tension du bruit est définie par
le bruit thermique produit par la résistance. Le bruit thermique produit par une
résistance est :
3. Résultats et discussion
Pour la simulation du circuit décrit dans ce travail, nous utilisons un programme écrit en
code « Matlab ».
Le composant essentiel que nous avons choisi pour réaliser la boucle à verrouillage de
phase est le LMX 2316 de National Semiconductor, capable de générer et de contrôler un
signal très stable de faible bruit dans la gamme des fréquences [500MHz-1.2 GHz] et
possède un prescaler de module 32/33. Le VCO utilisé dans cette application est le JTOS-
1025 de Mini-Circuits capable de délivrer une puissance de sortie de+8.6 dBm sur une
charge de 50 Ω. La linéarité de ce composant est relativement bonne (21-36) MHz/V.
Cette donnée est essentielle et intervient dans le calcul du filtre de boucle du
synthétiseur. Ce composant présente aussi un pulling de 5 MHz, un pushing de 0.6 MHz/V
et un bruit de phase de -70, -94, -114 et -134 sur une excentration de 1KHz, 10KHz,
100KHz et 1MHz, respectivement par rapport à la fréquence centrale. L’oscillateur de
référence est un TCXO fourni par Voltronics qui permet de délivrer une fréquence très
stable de 10MHz avec un bruit de -110 dBc sur une excentration de 10 KHz. En pratique,
la PLL doit être programmée par un ordinateur et un câble en port parallèle. Les
changements de la fréquence sont assurés en utilisant le logiciel « Codeloader 2 » fourni
par National Semiconductor.
Dans ce travail, le choix du filtre de la boucle est une partie très critique du synthétiseur
(PLL). En général, une basse fréquence de coupure du filtre de la boucle ne fait pas
atténuer le bruit de phase mais elle rend la réponse de la PLL plus lente, le temps du
changement de fréquence (PLL lockup time) plus long et les raies de références sont
atténuées ce qui présente un avantage. Inversement, une fréquence de coupure élevée
conduit à une réponse de PLL plus rapide, un PLL lockup time moins court et le signal de
sortie de la PLL présente des pics de référence de hauts niveaux. Par conséquent nous
pouvons constater qu’au moment où on règle un problème on crée un autre. C’est la
raison pour laquelle le choix du filtre de boucle reste une grande préoccupation des
concepteurs de circuits micro-ondes.
Le spectre de sortie et les réponses transitoires sont illustrés respectivement sur les
Figures 10 et 11, pour un filtre de boucle bien choisi ; les niveaux des raies de
référence (spurious), le bruit de phase et la transition de la fréquence sont évalués sous
plusieurs conditions. A partir du spectre du signal illustré sur la Figure 10, on obtient
une densité de bruit de -75,2 dBc/Hz à des multiples de la fréquence de comparaison. Ce
résultat est bien suffisant pour cette application. Autrement le temps de stabilisation
lorsqu’il y a un changement de fréquence (dans notre application 25 MHz) est de 250µs.
Ce temps est largement suffisant pour la commutation dans les systèmes de
communications modernes. Le système étudié présente une erreur de phase RMS de
0.01633 rad (0.95 deg) et un rapport signal sur bruit (S/N) de l’ordre de 36 dB.
4. Conclusion
Dans ce travail nous avons présenté une analyse d’un synthétiseur de fréquence opérant
dans la bande GSM 900. Cette analyse nous a permis de comprendre le comportement
physique de chaque bloc constituant la PLL. Nous avons pris aussi en considération l’effet
du bruit dans chaque composant et son influence sur la pureté spectrale du signal de
sortie. Le signal de sortie obtenu est d’une densité de bruit de -75,2 dBc/Hz à des
multiples de la fréquence de comparaison, un temps de verrouillage de 250µs, une
erreur de phase RMS de 0.01633 rad (0.95 deg) et un rapport signal sur bruit (S/N) de
l’ordre de 36,037 dB. Ces caractéristiques montrent bien l’importance de ce circuit dans
les systèmes de communications modernes (GSM, DCS, ..).
Références
[1] - L. Lascari, “Accurate Phase Noise Prediction in PLL Synthesizers”, Applied
Microwave and Wireless, 12(2) (2000) 30-38.
[2] - Samir Kameche, M. Feham and M. Kameche, “PLL Synthesizer Tunes DCS1800
Band“, Microwave & RF, 46(6) (2007) 84-90.
[3] - David VYE, “Performing Transient Analysis on PLL Frequency Synthesizers”,
Microwave Journal, 45(1) (2002) 62-79.
[4] - J-S. Sun, K-K. Tiong and J-H Liu, “Design and Implementation of an L-Band PLL
Frequency Synthesizer’’, Microwave Journal, 42(4) (1999) 90-102.
[5] - T. Aytur and J. Khoury, “Advantages of Dual-Loop frequency Synthesizer for GSM
Applications”, IEEE International Symposium on Circuit and Systems (ISCAS)
proceedings, June 9-12, Hong Kong, Vol 1 (1997) 17-20.
[6] - Kyoohum Lim, Chan-Hong Park, Dal-Soo Kim and Beomsup Kim, “A Low-Noise
Phase-Locked Loop Design by Loop Bandwidth Optimization” IEEE Journal of
Solid-State Circuits, 35(6) (2000) 807-815.
[7] - E. Drucker, “Model PLL Dynamics and Phase-noise Performance”, Microwave &
RF, 39(2) (2000) 73-82.
[8] - D. Banarjee, “PLL Performance, Simulation, and Design”, Forth Edition, (2006).