LAPORAN PRAKTUM
“FLIP FLOP”
Disusun Oleh :
AWALUDIN BAHARSYAH
361655401018
1A
PROGRAM STUDI
D3 – TEKNIK INFORMATIKA
POLITEKNIK NEGERI BANYUWANGI
2016/2017
5
FLIPFLOP
BAB 5 FLIP FLOP
5.1. TUJUAN
1. Mengenal, mengerti dan memahami operasi dasar rangkaian FlipFlop.
2. Mengenal berbagai macam IC FlipFlop.
5.2. TEORI DASAR
Pemahaman terhadap rangkaian FlipFlop (FF) ini sangat penting karena
FF merupakan satu sel memori. Keadaan keluaran FF dapat berada dalam keadaan
tinggi atau keadaan rendah, untuk selang waktu yang dikehendaki. Biasanya untuk
mengubah keadaan tersebut diperlukan suatu masukan pemicu. Berikut ini akan
diuraikan secara singkat tentang berbagai tipe FF.
5.2.1. FlipFlop SR
FlipFlop SR merupakan rangkaian dasar untuk menyusun berbagai jenis FF yang
lainnya. FFSR dapat disusun dari dua gerbang NAND atau dua gerbang NOR.
Mengeset FF berarti membuat keluaran Q = 1 dan mereset FF berarti membuat
keluaran Q = 0 dari kondisi stabil/ tak berubah. Mengeset FF dari gerbang NAND
dapat dilakukan dengan membuat S = 0 dan mereset dilakukan dengan membuat R
= 0. Sedangkan mengeset FF dari gerbang NOR dapat dilakukan dengan membuat
S = 1 dan mereset dengan memberi nilai R = 1.
Gambar 5.3 berikut ini melukiskan bentuk keluaran dari FF SR dengan
menggunakan gerbang NAND.
5.2.2. FlipFlop SR Terlonceng
FF jenis ini dapat dirangkai dari FFSR ditambah dengan dua gerbang AND atau
NAND untuk masukan pemicu yang disebut dengan sinyal clock (ck).
Dari tabel kebenaran kedua rangkaian diatas terlihat bahwa untuk sinyal clock yang
tinggi, FF ini bekerja seperti FFSR dari gerbang NOR, sedangkan untuk sinyal
clock yang rendah, keluaran Q tidak bergantung kepada input R dan S, tetapi tetap
mempertahankan keadaan terakhir sampai datangnya sinyal clock berikutnya.
Sebagai ilustrasi, berikut ini diberikan contoh bentuk sinyal Q.
5.2.3. FlipFlop Data
Pada FFSR ada nilainilai masukan yang terlarang. Untuk menghindari adanya nilai
terlarang tersebut, disusun suatu jenis FF lain yang dinamakan FF Data. Rangkaian
ini dapat diperoleh dengan menambahkan satu gerbang NOT pada masukan
FF terlonceng sebagai berikut:
Gambar 5.7. a) Rangkaian FF-Data, b) Tabel Kebenaran, c) Penundaan pulsa
Dari gambar 5.7 tersebut terlihat bahwa untuk sinyal clock yang rendah, keluaran Q
akan tetap "terkunci" atau "tergerendel" pada nilai terakhirnya. Dalam hal ini dapat
dikatakan bahwa pada saat kondisi clock rendah, sinyal masukan D tidak
mempengaruhi keluaran Q. Sedangkan untuk sinyal clock yang tinggi, maka akan
diperoleh
keluaran
sesuai
dengan
data
D
yang
masuk
saat
itu.
5.2.4. FlipFlop JK
FF JK mempunyai masukan "J" dan "K". FF ini "dipicu" oleh suatu pinggiran pulsa
clock positif atau negatif. FF JK merupakan rangkaian dasar untuk menyusun
sebuah pencacah. FF JK dibangun dari rangkaian dasar FFSR dengan
menambahkan dua gerbang AND pada masukan R dan S serta dilengkapi dengan
rangkaian diferensiator pembentuk denyut pulsa clock seperti yang ditunjukkan
pada gambar 5.8.
Gambar 5.8. Rangkaian FF JK
Pada FF JK ini, masukan J dan K disebut masukan pengendali karena kedua
masukan ini yang menentukan keadaan yang harus dipilih oleh FF pada saat pulsa
clock tiba (dapat pinggiran positif atau negatif, tergantung kepada jenis FFnya). FF
ini berbeda dengan FFD karena pada FFJK masukan clock adalah masukan yang
dicacah, dan masukan J serta K adalah masukan yang mengendalikan FF itu. Cara
kerja dari FFJK adalah sebagai berikut :
1. Pada saat J dan K keduanya rendah, gerbang AND tidak memberikan tanggapan
sehingga keluaran Q tetap bertahan pada keadaan terakhirnya.
2. Pada saat J rendah dan K tinggi, maka FF akan diseret hingga diperoleh keluaran
Q = 0 (kecuali jika FF memang sudah dalam keadaan reset atau Q memang
sudah pada keadaan rendah).
3. Pada saat J tinggi dan K rendah, maka masukan ini akan mengeset FF hingga
diperoleh keluaran Q = 1 (kecuali jika FF memang sudah dalam keadaan set atau
Q sudah dalam keadaan tinggi).
4. Pada saat J dak K keduaduanya tinggi, maka FF berada dalam keadaan "toggle",
artinya keluaran Q akan berpindah pada keadaan lawan jika pinggiran pulsa
clocknya tiba.
HASIL PERCOBAAN PERTAMA
Pada gambar percobaan 1 diatas merupakan rangkaian flip flop yang dirangkai
menggunakan gerbang dasar.dimana jika input A dan B diberi masukan seperti
pada tabel kebenaran di atas maka output pada D1 dan D2 akan menampilkan
seperti hasil pada tabel kebenaran di atas.
HASIL PERCOBAAN KEDUA
Pada gambar percobaan 2 diatas merupakan rangkaian flip flop data yang
dirangkai menggunakan gerbang dasar.dimana jika input A dan CK diberi
masukan seperti pada tabel kebenaran di atas maka output pada F1 dan F2 akan
menampilkan seperti hasil pada tabel kebenaran di atas.
HASIL PERCOBAAN KETIGA
Pada gambar percobaan 3 diatas merupakan rangkaian yang terdapat di dalam
IC TTL 7474 yang didalamnya terdapat 2 buah flip flop data.dimana jika input
D1,D2 dan CK diberi masukan seperti pada tabel kebenaran di atas maka output
pada 1Q,1P dan 2Q,2P akan menampilkan seperti hasil pada tabel kebenaran di
atas.
HASIL PERCOBAAN KEEMPAT
Pada gambar percobaan 4 diatas merupakan rangkaian yang terdapat di dalam
IC TTL 7475 yang didalamnya terdapat 4 buah flip flop data.dimana jika input
D1,D2,D3,D4 dan CK diberi masukan seperti pada tabel kebenaran di atas
maka output pada Q0,Q1,Q2,Q3 akan menampilkan seperti hasil pada tabel
kebenaran di atas.
HASIL PERCOBAAN KELIMA
Pada gambar percobaan 5 diatas merupakan rangkaian yang terdapat di dalam
IC TTL 7473 yang didalamnya terdapat 2 buah JKflip flop .dimana jika input
J,K dan CK diberi masukan seperti pada tabel kebenaran di atas maka output
pada Q1 dan Q2 akan menampilkan seperti hasil pada tabel kebenaran di atas.
HASIL PERCOBAAN KEENAM
Pada gambar percobaan 6 diatas merupakan rangkaian yang terdapat di dalam
IC TTL 7476 yang didalamnya terdapat 2 buah JKflip flop .dimana jika input
J,K dan CK diberi masukan seperti pada tabel kebenaran di atas maka output
pada Q1 dan Q2 akan menampilkan seperti hasil pada tabel kebenaran di atas.
KESIMPULAN
Pada praktikum ini dapat saya simpulkan bahwa ada berbagai
macam jenis FLIP FLOP dan macam macam IC flip flop seperti JK flip
flop, SR flip flop dan D flip flop.serta saya mampu mengenal tentang
operasi rangkaian FLIP FLOP.