Practica 7

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 12

ESCUELA SUPERIOR POLITÉCNICA DE CHIMBORAZO

FACULTAD: INFORMÁTICA Y ELECTRÓNICA


ESCUELA DE INGENIERÍA ELCETRÓNICA
CARRERA: TELECOMUNICACIONES Y REDES

GUÍA DE LABORATORIO DE SISTEMAS DIGITALES

PRÁCTICA No. 7
“DISEÑO DE SISTEMAS CONTROLADORES
SECUENCIALES”

1. DATOS GENERALES:

NOMBRES: CÓDIGOS:

Ricardo Chávez 897


Shirley Chávez 994

FECHA DE REALIZACIÓN: FECHA DE ENTREGA:

05/06/2017 15/06/2017
2. OBJETIVOS:

2.1. GENERAL

Diseñar e implementar sistemas controladores secuenciales

2.2. ESPECÍFICOS

 Diseñar un reloj (HH:MM:SS) visualizar en display de 7 segmentos.


 El diseño debe permitir igualar los minutos (MM), los segundos (SS) y las horas
(HH).
 Simular e implementar el diseño con el flip/flop JK más adecuado.
 Simular e implementar el diseño con el contador más adecuado.
 Establecer diferencias presentes entre los diseños.
 Seleccionar los dispositivos más relevantes para aplicar en el diseño.
 Emplear correctamente los catálogos de dispositivos electrónicos integrados.

3. METODOLOGÍA

3.1. Entendimiento del problema

El problema consiste en la implementación de un circuito secuencial con flip/flop


JK y otro utilizando contadores que recree un reloj en HH:MM:SS y que permita
igualar la hora.

3.2. Determinación de entradas y salidas

Se utiliza un circuito integrado 555 para generar una señal de reloj o pulso q irán
a las entradas del flip/flop JK y el contador. Posterior a esto se realiza una
implementación utilizando decodificadores a las salidas para mostrar los
números de la serie en los display.

3.3. Simplificación de las ecuaciones

Se emplea los conocimientos en mapas de Karnaugh y Álgebra de Boole para


simplificar las funciones de las entradas JK.

3.4. Simulación del diseño

Los diseños se simulan en un software de simulación PROTEUS.8.0, el circuito


que recree el reloj digital.

3.5. Implementación del diseño

Se implementan los circuitos el circuito utilizando los flip/flops tipo JK y


contadores.

4. EQUIPOS Y MATERIALES:
o Protoboard
o Cable UTP
o Integrado 555
o Resistencias 220 Ω
o 1 Capacitor 10 uf
o Compuertas Lógicas
o 10 Flip/Flop tipo JK (7473)
o 6 Contadores (7490)
o 2 Pulsadores
o 2 Dip/Switch
o Fuente de Poder (5-8V)
o 6 Display de 7 segmentos
o 6 Decodificadores (7447)

1.1. TABLA DE GASTOS (DISEÑO CON MULTIPLEXORES)

Tabla 1.Tabla de gastos materiales para la realización de la practica

UNIDADES ARTICULOS VALOR VALOR TOTAL


UNITARIO
2 Flip/Flop tipo JK (7473) 0,85 1,70
6 Contadores (7490) 1,35 8,10
2 Display Ánodo común 1,15 2,30
2 Decodificadores (74479 1,35 2,70
1 Integrado 555 1,30 1,30
1 Capacitor 10 uF 0,20 0,20
TOTAL 16,10

5. MARCO TEÓRICO:

CONTADOR DE DECADAS

El 7490 es un contador asíncrono de décadas con salida BCD en binario, este


contador cuenta los flancos de bajada de los pulsos del reloj generado por 555,
se mueven las 4 salidas del contador para contar en binario de 0 en BCD (0000)
hasta 9 en BCD (1001). Para el funcionamiento de contador debemos conectar
los pines 2, 3, 6 y 7 a tierra, pero si deseamos resetear el contador (poner el
contador a cero) podemos conectar los pines 2 y 3 a un nivel alto (1 lógico).

Figura 1. Datasheet del integrado 7490


FLIPS-FLOPS 

Un biestable, también llamado báscula (flip-flop en inglés), es un multivibrador


capaz de permanecer en un estado determinado o en el contrario durante un
tiempo indefinido. Esta característica es ampliamente utilizada en electrónica
digital para memorizar información. El paso de un estado a otro se realiza
variando sus entradas. Dependiendo del tipo de dichas entradas los biestables
se dividen en:
Asíncronos: sólo tienen entradas de control. El más empleado es el biestable
RS.
Síncronos: además de las entradas de control posee una entrada de
sincronismo o de reloj.

Figura 2. Tipos de biestables y su utilización

Biestable JK

Es versátil y es uno de los tipos de flip-flop más usados. Su funcionamiento es


idéntico al del flip-flop S-R en las condiciones SET, RESET y de permanencia de
estado. La diferencia está en que el flip-flop J-K no tiene condiciones no validas
como ocurre en el S-R.

Este dispositivo de almacenamiento es temporal que se encuentra dos estados


(alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre,
permiten al ser activadas:

J: El grabado (set en inglés), puesta a 1 ó nivel alto de la salida.


K: El borrado (reset en inglés), puesta a 0 ó nivel bajo de la salida.
Si no se activa ninguna de las entradas, el biestable permanece en el estado
que poseía tras la última operación de borrado o grabado. A diferencia del
biestable RS, en el caso de activarse ambas entradas a la vez, la salida
adquirirá el estado contrario al que tenía.

La ecuación característica del biestable JK que describe su comportamiento es:


Y su tabla de verdad es:

Figura 3. Tabla de verdad del biestable JK

CIRCUITO INTEGRADO 555

El 555 es el más popular de los circuitos integrados temporizadores. Se trata de


un dispositivo muy estable que puede trabajar como temporizador o como
generador de ondas cuadradas y rectangulares (multivibrador). Funcionando
como temporizador el tiempo está controlado por un grupo RC externo formado
por una resistencia y un condensador (modo monoestable), mientras que
funcionando como generador de impulsos rectangulares la frecuencia es
controlada por un conjunto externo formado por dos resistencias y un
condensador (modo estable) tal y como se muestra en la figura 7.

Algunas de las características más importantes de este dispositivo son las


siguientes:

• Su máxima frecuencia de operación en modo estable está entre 500 KHz y


2 MHz.
• Compatible con circuitos integrados de la familia TTL.
• Estabilidad de funcionamiento frente a la temperatura igual a 0,005 %/ºC.
• Se presentan en cápsulas DIL de 8 ó 14 terminales.
Figura 2. Esquemático del circuito integrado del chip NE555

PULSADORES

Estos pequeños pulsadores son un 1/4” por cada lado, son bastante económicos
y se pueden ‘pinchar’ directamente en una placa de prototipado. Estos
dispositivos mecánicos tienen 4 patillas, que pueden hacernos pensar que hay 4
cables que son EN y AP, pero, de hecho, dos de cada lado en realidad dentro
están unidos. Por tanto, realmente, este pulsador es solamente un pulsador de 2
cables.

Figura 4. Símbolo del pulsador


6. PROCEDIMIENTO:

Antes de iniciar con el diseño de la práctica se debe realizar la implementación de


un circuito oscilador mediante el uso de un integrado 555, el cual generará la señal
del clock que necesitaremos para nuestro reloj digital.
DISEÑO DEL RELOJ DIGITAL CON CONTADORES

1. Simplificación de las funciones

Simplificar de las ecuaciones mediante los conocimientos sobre algebra de Boole y


Mapas de Karnaugh. Tomar en cuenta el funcionamiento de los contadores.

2. Simulación

Mediante el uso del software de simulación PROTEUS 8.0 se realiza la simulación


del circuito para comprobar el funcionamiento y corregir fallas antes de la
implementación.

Figura 5. Simulación del reloj digital utilizando contadores.


3. Implementación del circuito
Luego de comprobar el funcionamiento del circuito mediante la simulación
procedimos a realizar la implementación en el protoboard.

DISEÑO DEL CIRCUITO CON FLIPS-FLOPS D


Figura 6. Implementación del reloj digital mediante contadores.
Para el diseño del reloj digital utilizando Flip-Flops JK se procedió a realizar contadores
mediante el uso de flip-flops para lo cual se diseñó las siguientes tablas:

1. Simplificación de las funciones


La simplificación de las entradas J y K de cada biestable se realizó mediante el uso
de mapas de Karnaugh y las funciones fueron implementados posteriormente en el
software de simulación y mediante el protoboard.

2. Simulación del circuito

Mediante el uso del software de simulación PROTEUS 8.0 se realiza la simulación


del circuito para comprobar el funcionamiento y corregir fallas antes de la
implementación.

Figura 7. Simulación del reloj digital utilizando flip-flops JK.


3. Implementación de circuito

Luego de comprobar el funcionamiento del circuito mediante la simulación


procedimos a realizar la implementación en el protoboard.

7. CONCLUSIONES Y RECOMENDACIONES:

El desarrollo de esta práctica de laboratorio ha sido de gran utilidad, pues los


conocimientos teóricos se han comprobado mediante el desarrollo de cada uno de
los circuitos en la protoboard. Se concluye destacando los puntos principales
aprendidos mediante esta práctica de laboratorio:

 Realizamos un circuito oscilante utilizando un circuito integrado 555 para


generar los pulsos del reloj.

 Durante el desarrollo de esta práctica, se logró comprender mejor el


funcionamiento de un sistema secuencial y todas sus posibles aplicaciones.

 Al utilizar el circuito oscilante se puede regular la velocidad con que circulan


los números variando la resistencia o usando un potenciómetro.

 Ha sido posible comprender la manera en que los Flip-Flops permiten


almacenar valores en memoria.

RECOMENDACIONES
  Las conexiones son en cascada, el clock manda el pulso a los segundos,
luego cada que se cumple el ciclo de 60 segundos este le da un pulso al
primer contador de minutos, al cumplirse los 60 pulsos de minutos se manda
otro pulso a las horas y así respectivamente. 

 Encontramos muchas dificultades en el diseño del proyecto ya que se


complica demasiado al utilizar JK para el diseño del reloj, en comparación con
el uso de contadores.

 Es recomendable utilizar la descriptiva de alto nivel para implementar los


biestables JK con el objetivo de simplificar el código y facilitar su lectura.

8. BIBLIOGRAFÍA:

Martínez, I. A., Zubía, J. G., & Usategui, J. M. A. (2007). Sistemas digitales y tecnología de


computadores. Editorial Paraninfo.

Llorís Ruíz, A., Prieto Espinosa, A., & Parrilla Roure, L. (2003). Sistemas digitales.

FIRMAS DE RESPONSABILIDAD

ANEXOS

También podría gustarte