Practica 7
Practica 7
Practica 7
PRÁCTICA No. 7
“DISEÑO DE SISTEMAS CONTROLADORES
SECUENCIALES”
1. DATOS GENERALES:
NOMBRES: CÓDIGOS:
05/06/2017 15/06/2017
2. OBJETIVOS:
2.1. GENERAL
2.2. ESPECÍFICOS
3. METODOLOGÍA
Se utiliza un circuito integrado 555 para generar una señal de reloj o pulso q irán
a las entradas del flip/flop JK y el contador. Posterior a esto se realiza una
implementación utilizando decodificadores a las salidas para mostrar los
números de la serie en los display.
4. EQUIPOS Y MATERIALES:
o Protoboard
o Cable UTP
o Integrado 555
o Resistencias 220 Ω
o 1 Capacitor 10 uf
o Compuertas Lógicas
o 10 Flip/Flop tipo JK (7473)
o 6 Contadores (7490)
o 2 Pulsadores
o 2 Dip/Switch
o Fuente de Poder (5-8V)
o 6 Display de 7 segmentos
o 6 Decodificadores (7447)
5. MARCO TEÓRICO:
CONTADOR DE DECADAS
Biestable JK
PULSADORES
Estos pequeños pulsadores son un 1/4” por cada lado, son bastante económicos
y se pueden ‘pinchar’ directamente en una placa de prototipado. Estos
dispositivos mecánicos tienen 4 patillas, que pueden hacernos pensar que hay 4
cables que son EN y AP, pero, de hecho, dos de cada lado en realidad dentro
están unidos. Por tanto, realmente, este pulsador es solamente un pulsador de 2
cables.
2. Simulación
7. CONCLUSIONES Y RECOMENDACIONES:
RECOMENDACIONES
Las conexiones son en cascada, el clock manda el pulso a los segundos,
luego cada que se cumple el ciclo de 60 segundos este le da un pulso al
primer contador de minutos, al cumplirse los 60 pulsos de minutos se manda
otro pulso a las horas y así respectivamente.
8. BIBLIOGRAFÍA:
Llorís Ruíz, A., Prieto Espinosa, A., & Parrilla Roure, L. (2003). Sistemas digitales.
FIRMAS DE RESPONSABILIDAD
ANEXOS