INFORME#5

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 6

ESPEJOS DE CORRIENTE Y PAR

DIFERENCIAL
<<Cáceres Eduwin Alejandro, eduwin2194665@correo.uis.edu.co >>
<<Gil Juan David, juan2224031@correo.uis.edu.co>>
<<Días Luis, luis2214533@correo.uis.edu.co >>

Abstract
3. MARCO TEÓRICO
This report presents the results obtained from the assembly
of a differential input and output amplifier (differential pair)
3.1 Espejo de Corriente.
in the laboratory. This amplifier uses a current source
generated through a current mirror, a circuit designed to Un espejo de corriente es un circuito que replica una
provide an output current proportional to a reference current. corriente de referencia a través de otro dispositivo,
proporcionando una corriente de salida proporcional. Los
Resumen espejos de corriente son muy utilizados en circuitos
analógicos y digitales debido a su capacidad para suministrar
una corriente constante y controlada sin importar la carga o
Este informe presenta los resultados obtenidos en el montaje
cambios de voltaje.
de un amplificador de entrada y salida diferencial (par
diferencial) en el laboratorio. Este amplificador emplea una Características principales del espejo de corriente:
fuente de corriente generada mediante un espejo de corriente, -Estabilidad de corriente: Mantiene una corriente de salida
un circuito diseñado para proporcionar una corriente de constante independientemente de la carga.
salida proporcional a una corriente de referencia.
-Proporcionalidad: La corriente de salida se basa en una
1. INTRODUCCIÓN corriente de referencia establecida en el circuito.
-Consumo bajo de potencia: Generalmente tienen una baja
En este laboratorio, exploraremos el diseño y disipación de energía.
funcionamiento de un amplificador diferencial con espejo de -Configuraciones comunes: Los espejos de corriente suelen
corriente, utilizando MOSFETs como componentes activos. utilizar transistores bipolares o MOSFETs, donde los
Este tipo de amplificador es fundamental en el campo de la MOSFETs permiten un menor consumo de energía y una
electrónica analógica, ya que permite amplificar la diferencia mayor precisión.
de señal entre dos entradas, lo cual es esencial en la Aplicaciones:
construcción de amplificadores operacionales y otros
circuitos de procesamiento de señales. El espejo de corriente, Se utilizan en fuentes de corriente, fuentes de alimentación
por su parte, se emplea para estabilizar y controlar la de circuitos integrados, amplificadores y otros sistemas de
corriente en el circuito, proporcionando una fuente de señal para proporcionar una corriente estable y sin
corriente constante que optimiza el desempeño del fluctuaciones.
amplificador diferencial. A través de este experimento, se 3.2 Par Diferencial.
busca estudiar el funcionamiento de un amplificador de El par diferencial es una configuración de dos transistores
entrada y salida diferencial, así como también la importancia que permite amplificar la diferencia de voltaje entre dos
de los espejos de corriente. señales de entrada mientras suprime las señales comunes.
Esta estructura es básica para muchos circuitos de
amplificación, incluyendo amplificadores operacionales y
2. OBJETIVO PRINCIPAL amplificadores de instrumentación.
Características principales del par diferencial:
Analizar y comprender el funcionamiento de un -Rechazo de modo común (CMRR): Permite suprimir
amplificador diferencial, estudiando tanto su señales comunes a ambas entradas, lo cual es útil en entornos
comportamiento de entrada y salida como la importancia de con ruido.
los espejos de corriente en su construcción y desempeño.
-Alta ganancia diferencial: Amplifica la diferencia entre las
señales de entrada, siendo ideal para aplicaciones de
procesamiento de señales.
-Simetría: El diseño simétrico proporciona una operación Es la ganancia del amplificador en respuesta a una señal de
estable y balanceada. modo común, es decir, cuando ambas entradas tienen la
-Uso en amplificadores operacionales: Es el elemento central misma señal (por ejemplo, un ruido externo). En teoría, un
de muchos amplificadores operacionales y otros dispositivos amplificador diferencial ideal tendría 𝐴𝐶𝑀=0 ya que debería
de procesamiento de señales. rechazar completamente cualquier señal común a ambas
entradas. Se define como:
-Control de polarización: Se suele emplear junto con un
espejo de corriente para mantener una polarización constante
y un desempeño uniforme. 𝑉𝑠𝑎𝑙𝑖𝑑𝑎
𝐴𝑐𝑚 =
Aplicaciones: 𝑉𝑒𝑛𝑡𝑟𝑎𝑑𝑎 𝑐𝑜𝑚𝑢𝑛
Sus aplicaciones principales incluyen su uso en
amplificadores operacionales, donde actúa como la etapa de 𝑉1+𝑉2
Donde Ventrada común es igual a
2
entrada, proporcionando alta ganancia y estabilidad.
También es común en amplificadores de instrumentación, 3.6 Factor de Rechazo de Modo Común (CMRR).
debido a su alta capacidad de rechazo de modo común El CMRR (Common Mode Rejection Ratio) es una medida
(CMRR), y en sistemas de comunicación y procesamiento de de la capacidad de un amplificador diferencial para rechazar
señales, donde se necesita precisión en la amplificación señales en modo común en comparación con señales en
diferencial. Además, es esencial en circuitos integrados modo diferencial. Un CMRR alto indica que el amplificador
analógicos y en etapas de entrada de convertidores A/D, es efectivo en suprimir el ruido o señales no deseadas
donde se requiere un desempeño estable y confiable. presentes en ambas entradas. El CMRR se expresa
3.3 Formas de corregir errores en el espejo de corriente. generalmente en decibeles (dB) y se calcula como:
-Adición de una resistencia en el drenador (en espejos de
corriente MOSFET): Colocar una resistencia en el drenador 𝐴𝑑
del transistor de referencia ayuda a compensar el efecto de la 𝐶𝑀𝑅𝑅 = 20log( )
𝐴𝑐𝑚
modulación de canal, ya que estabiliza el voltaje en la salida
y reduce la sensibilidad de 𝐼𝑜 respecto a 𝑉𝐷.
Donde Ad es la ganancia diferencial y Acm es la ganancia
en modo común.
-Uso de espejos de corriente de cascode: Un espejo de
corriente cascode agrega transistores adicionales para aislar 4. METODOLOGÍA EXPERIMENTAL
la salida y reducir la dependencia de la corriente con respecto
al voltaje de salida. Esto aumenta la precisión y mejora la
-Primer montaje:
capacidad del espejo de corriente para proporcionar 𝐼𝑜 casi
idéntico a 𝐼𝑟𝑒𝑓. Para iniciar se procede a montar el circuito del espejo de
corriente visualizado en la figura 1.

-Corrección de desajustes de umbral (Vth) y factores de


ganancia (K): En circuitos integrados, puede haber
variaciones en el voltaje umbral y en el factor de ganancia de
los transistores. Para reducir estos efectos, se emplean
técnicas de "match" o coincidencia geométrica de los
transistores, asegurando que ambos tengan características
muy similares.
3.4 Ganancia Diferencial (𝐴𝑑)
Es la ganancia del amplificador cuando se aplica una señal
diferencial (es decir, una diferencia de voltaje) entre las dos
entradas. En un amplificador diferencial ideal, el objetivo es
amplificar solo la diferencia entre las señales de entrada.
Matemáticamente, se define como:

𝑉𝑠𝑎𝑙𝑖𝑑𝑎
𝐴𝑑 =
𝑉𝑒𝑛𝑡𝑟𝑎𝑑𝑎 𝑑𝑖𝑓𝑒𝑟𝑒𝑛𝑐𝑖𝑎𝑙 Figura 1. Espejo de corriente.

Donde Ventrada diferencial es V1-V2 donde V1 y V2 son 1. Luego de realizar el montaje se procede a medir con el
los voltajes de entrada del amplificador. multímetro los valores de Iref, Io, Vgs(Q1), Vgs(Q2).
2. En el circuito intercambiamos la resistencia R2 por un
3.5 Ganancia en Modo Común (𝐴𝐶𝑀). potenciómetro de 1k, donde R2 es la resistencia por donde
pasa Io. Luego de esto medimos la corriente Io y observamos
si existen variaciones en ella al mover el valor del Luego de realizar el montaje de la figura 3 se procede a tomar
potenciómetro. todos los datos necesarios para calcular la ganancia en modo
3. Ahora intercambiamos R2 por un potenciómetro de 5k y común.
realizamos variaciones para observar si existen cambios en 5. ANÁLISIS DE RESULTADOS
Io.
-Segundo montaje:
Construcción del circuito de la figura 1.
Realizamos el montaje de la figura 2.
Se realizo el circuito de la figura 1 en el laboratorio así:

Figura 4. Montaje del circuito 1.


1. luego de realizar el montaje del circuito se tomaron las
medidas de Iref, Io, Vgs(Q1), Vgs(Q2) usando el

Figura 2. Par diferencial.

Tras realizar el montaje tomamos todos los datos necesarios


para calcular la ganancia diferencial Vo.
-Tercer montaje:
Por último, se realiza el montaje de la figura 3.

multímetro:
Figura 5. Medida de Iref.
En la figura 5 podemos ver el valor de la corriente Iref
tomada con el multímetro.

Figura 3. Par diferencia modificado. Figura 6. Medida de Io.


En cuanto a los voltajes de Vgs(Q1,2) tenemos que son
En la figura 6 podemos ver el valor de la corriente Io tomada iguales, esto debido a que el terminal de gate de ambos
con el multímetro. transistores esta conectado al mismo punto.
Luego procedemos a cambiar R2 por un potenciómetro de 1k
como se ve en la figura 9.

Figura 7. Medida de Vgs(Q1).


Figura 9. Montaje 1 con potenciómetro de 1k.
En la figura 9, podemos observar que al ajustar el
potenciómetro a aproximadamente 1 kΩ, que es su valor
máximo de resistencia, obtenemos una corriente muy similar
a la registrada cuando utilizamos una resistencia fija de 1 kΩ.
Al disminuir el valor de resistencia del potenciómetro vemos
como la corriente Io aumenta, esto se puede visualizar en la
figura 10 y 11.

Figura 8. Medida de Vgs(Q2).


En la figura 7 y 8 se visualiza la medida de los voltaje
Vgs(Q1) y Vgs(Q2) tomados con el multímetro.
Al analizar las corrientes 𝐼𝑟𝑒𝑓 e Io, observamos que la
corriente de salida 𝐼𝑜 sigue de cerca el comportamiento de
𝐼𝑟𝑒𝑓, ya que la función principal del espejo de corriente es Figura 10. Bajando el valor de resistencia del potenciómetro.
replicar en la salida la corriente de referencia. Las pequeñas
diferencias entre 𝐼𝑟𝑒𝑓 e 𝐼𝑜 se deben a variaciones en los
parámetros internos de los transistores, como el factor de
ganancia 𝐾 o el voltaje de umbral 𝑉𝑡ℎ, los cuales pueden
diferir ligeramente entre dispositivos.
Si calculamos el margen de error entre las corrientes
obtenemos que:
|𝐼𝑟𝑒𝑓 − 𝐼𝑜|
%𝑒𝑟𝑟𝑜𝑟 = × 100%
𝐼𝑟𝑒𝑓
|23.4 − 24.7|
%𝑒𝑟𝑟𝑜𝑟 = × 100%
23.7
%𝑒𝑟𝑟𝑜𝑟 = 5.48%
Figura 11. Bajando el valor de resistencia del potenciómetro.

Podemos ver que el porcentaje de error es bastante bajo por


lo que las corrientes son muy similares. Al analizar el comportamiento con el potenciómetro vemos
como el valor de la resistencia hace variar la corriente de
salida de manera inversa, es decir que a mayor resistencia
habrá menos corriente y a menor resistencia habrá mayor
corriente.
Ahora cambiamos el potenciómetro de 1kΩ por uno de 5kΩ.

Figura 14. Montaje del circuito 2 en el simulador.

Procedemos a medir con el multímetro el valor del voltaje


Figura 12. Montaje con potenciómetro de 5k al máximo. diferencia de salida en el circuito como se ve en la figura 15.

De forma similar al caso del potenciómetro de 1 kΩ, la


corriente mantiene un comportamiento comparable. La única
diferencia es que ahora, al emplear valores de resistencia más
altos (alrededor de 5 kΩ), se observan valores de corriente
más bajos, como se muestra en la figura 12. A medida que
disminuye el valor de la resistencia, ocurre lo mismo que en
el caso anterior, disminuyendo la corriente de salida
aumenta.
Construcción del circuito de la figura 2.
Se realizo el montaje de la figura 2 de la siguiente manera:
Figura 15. Medida del voltaje de salida Vo.
Utilizando el valor del voltaje de salida y la ecuación de la
ganancia obtenemos que:
𝑉𝑜
𝐴𝑑 =
𝑉𝑖𝑛
12.65
𝐴𝑑 = = 14.57
0.869
Con los datos teóricos y simulados obtenemos la tabla 1.

Medidas Montaje Simulación


Vo (V) 12,65 11,9
Vi (V) 0,869 0,91
Ad 14,57 13,08

Figura 13. Montaje del circuito 2.


Tabla 1. Datos teóricos vs datos simulados (Par diferencial).
Además del montaje en físico también montamos en el
circuito en el simulador como se puede ver en la figura 14. Como podemos observar en la tabla los resultados tanto
teóricos como simulados son bastantes similares con un
porcentaje de error igual a:

|𝐴𝑑𝑠𝑖𝑚𝑢𝑙𝑎𝑑𝑜 − 𝐴𝑑𝑒𝑥𝑝𝑒𝑟𝑖𝑒𝑚𝑒𝑛𝑡𝑎𝑙|
%𝑒𝑟𝑟𝑜𝑟 = × 100%
𝐴𝑑𝑠𝑖𝑚𝑢𝑙𝑎𝑑𝑜
%𝑒𝑟𝑟𝑜𝑟 = 11.4%

Construcción del circuito de la figura 3.


El montaje de la figura 3 se realizo en el simulador de la Como se observa en la tabla, el valor del CMRR (Common-
siguiente manera: Mode Rejection Ratio) es muy alto en el caso ideal,
representado aquí por el simulador. Sin embargo, en la
realidad, este valor disminuye ligeramente debido a las
diferencias entre los transistores. Tanto en el caso simulado
como en el experimental, los valores de CMRR son bastante
elevados, lo cual indica que nuestra señal se encuentra a un
nivel mucho mayor que el ruido generado en modo común.
Esto significa que el ruido no tiene un impacto significativo
en la señal.
6. Conclusiones

A lo largo de este informe, hemos observado que, al


implementar circuitos de espejos de corriente y pares
diferenciales, pequeñas variaciones en los transistores
Figura 16. Montaje del circuito 3.
utilizados pueden generar desviaciones respecto a los
Se midió el voltaje de salida diferencial con el multímetro de resultados esperados. Para mitigar este problema, es útil
la siguiente manera. realizar una caracterización previa de varios MOSFETs y
seleccionar parejas compatibles, lo cual ayuda a evitar
errores en el montaje del circuito propuesto.
Asimismo, se destacó la importancia de las señales
diferenciales: cuando se emplean en un circuito como el par
diferencial, permiten una mayor estabilidad frente al ruido
generado por las fuentes de alimentación del circuito.
Referencias

[1] P. R. Gray, P. J. Hurst, S. H. Lewis, and R. G. Meyer,


Analysis and Design of Analog Integrated Circuits, 5th ed.
New York, NY, USA: Wiley, 2009.
[2] B. Razavi, Design of Analog CMOS Integrated Circuits, 2nd
ed. New York, NY, USA: McGraw-Hill, 2016.
[3] R. Jacob Baker, CMOS: Circuit Design, Layout, and
Simulation, 3rd ed. Hoboken, NJ, USA: Wiley-IEEE Press,
2010.
Figura 17. Mediad de Vo. [4] J. Millman and A. Grabel, Microelectronics, 2nd ed. New
En la teoría la ganancia en modo común debe dar infinito York, NY, USA: McGraw-Hill, 1987.
para que así el CMRR de infinito lo significa que rechaza [5] T. C. Carusone, D. A. Johns, and K. W. Martin, Analog
totalmente las señales en modo común, pero en la realidad Integrated Circuit Design, 2nd ed. Hoboken, NJ, USA: Wiley,
no se cumple, por lo tanto, se calculo de la siguiente manera: 2011.
𝑉𝑜
𝐴𝐶𝑀 =
𝑉𝐶𝑀

Por último, para hallar el factor de rechazo de modo común


o CMRR se utilizó la siguiente formula:
|𝐴𝑑|
𝐶𝑀𝑅𝑅 = 20 log19 ( )
|𝐴𝐶𝑀|
Los datos de montaje y simulación se encuentran contenidos
en la tabla 2.

Medidas Montaje Simulación


Vo (V) 5m 80,5 p
VCM (V) 1 1
ACM 5m 80,5 p
CMRR 69,29 224,22
Tabla 2. Datos Montaje Vs simulación (Par Diferencial).

También podría gustarte